0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

怎么样利用AXI Quad SPI快速打通Linux至PL端SPI从设备?

FPGA之家 ? 来源:CSDN技术社区 ? 作者:嵌入式客栈 ? 2021-04-09 17:45 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

[导读] 前面写过篇介绍ZYNQ基本情况的文章,今天来肝一篇实战文章介绍AXI quad SPI 使用方法,如果你正使用ZYNQ的这个IP,希望对你有所帮助。

初识AXI quad SPI

f25d2ec4-990e-11eb-8b86-12bb97331649.png

自《PG153 AXI Quad SPI v3.2》

支持:

Legacy Mode

standard mode: 准SPI通常就称SPI,它是一种串行外设接口规范,有4根通信脚:SCK (时钟), CS(片选), MOSI(主出从入), MISO(主入从出)。

Dual/Quad SPI Mode:

f269a73a-990e-11eb-8b86-12bb97331649.png

AXI QuadSPI 模式

在标准模式下,支持高达32个从站,这是非常灵活的指标。本文对于手册中的详细技术细节不做过多阐述,有兴趣的自行深入阅读研究。

该SPI IP能干神马呢?

完成如下这样一个应用场景:

f2ac0864-990e-11eb-8b86-12bb97331649.png

SPI IP访问多从SPI芯片

所需要实现的需求用例为:

f2e1edbc-990e-11eb-8b86-12bb97331649.png

本文实现用例描述

利用AXI quad SPI 实现SPI外设控制器

实现SPI外设控制器驱动

实现多SPI从设备挂载在SPI总线

实现用户空间访问多从SPI物理从设备

从软件分层的视角来看,上述的需求需要实现下面的访问层级:

f30a8b32-990e-11eb-8b86-12bb97331649.png

PS/PL软硬件层次架构图

为什么要研究这个呢?实际用ZYNQ芯片做产品时,很有可能外部有多个SPI从设备芯片需要利用Linux访问,你或许会说ZYNQ的PS端不是自带了两个SPI控制器吗?但有时候项目中这两个SPI对应的引脚可能用做其他用途了,而一个复杂的项目中又不得不使用多个SPI从设备芯片时,本文所讨论的话题就能很好的解决这样的需求场景了。通过本文,你会发现,原来ZYNQ的SPI IP是如此灵活好用!

本文目的实战描述,如何一步一步从PL端设计:

block design

约束

综合

导出

乃至PS端:

SPI驱动配置

设备树修改

系统编译部署

设备驱动测试

按照这个流程,那么第一步需要设计PL端与PS端的配置,且看:

AXI Quad SPI 之配置

从IP catalog中按下图从ip库中添加如下IP:

ZYNQ7 processing System

AXI interconnect

AXI Quad SPI(可根据需要添加多个)

Processing System Reset(添加ZYNQ7 processing System 点自动连线会自动添加,当然也可以手动添加)

Concat

f3450aa0-990e-11eb-8b86-12bb97331649.png

Block设计图

使能ZYNQ7 processing System的时钟PL Fabric clocks,用以驱动PL端的IP:

f38dc678-990e-11eb-8b86-12bb97331649.png

PL Fabric clocks设置

使能M AXI GP0接口如下:

f3ddadf0-990e-11eb-8b86-12bb97331649.png

M AXI GP0设置

双击AXI interconnect,设置2主1从:

f41cf5d2-990e-11eb-8b86-12bb97331649.png

AXI interconnect设置

双击axi_quad_spi_0设置如下,设置4个从设备(最多可支持32个从设备,PS端内置的SPI控制器1个最多支持3个从设备,从这一点可看出该IP的灵活性)

f44f9ee2-990e-11eb-8b86-12bb97331649.png

axi_quad_spi设置

同样将axi_quad_spi_1设置为2个从设备接口。

然后按照前面的连线图,将各块连接好,做过硬件的盆友会比较适应,这就像画原理图一样,就将各IP建立了逻辑连接关系了。除此之外,对于一个ZYNQ的板子而言,你还需要做如下的PS端设置:

DDR RAM设置,根据自身的板子的内存芯片以及内存大小进行设置

Peripheral IO外设设置,比如SD卡,UART,QUAD SPI Flash,erthernet等

clock时钟系统设置,根据板子的情况进行设置CPU、DDR时钟频率、IO时钟等

......

至于这些怎么配置,比较常见这里就不赘述了。

对于AXI quad SPI外设还有一个很重要的配置,就是其地址范围:

f4786c50-990e-11eb-8b86-12bb97331649.png

AXI quad SPI地址设置

该地址最终将导出到设备树描述文件,用于SPI控制器驱动访问,从而让SPI控制器驱动得以与该IP通过AXI总线进行通信。

导出硬件文件

点击open elaborated design ,然后打开io ports进行管脚分配,这需要根据各自的硬件实际情况进行设置,比如我是这样设置的:

f49cfaac-990e-11eb-8b86-12bb97331649.png

管脚约束设置

电平标准

是否上拉

驱动能力

.....

然后点击Run synthesis进行综合,成功之后点击生成bit stream。再点击export hardware,得到.hdf文件,这个文件用于构建内核。

f4e1be1c-990e-11eb-8b86-12bb97331649.png

导出硬件描述文件

将得到的硬件描述hdf文件以及bitstream文件拷贝至内核编译文件夹下:

f5297810-990e-11eb-8b86-12bb97331649.png

硬件描述及bit文件

配置编译内核

运行命令读取硬件描述文件:

petalinux-config--get-hw-description../base.sdk

注:这里将hdf文件以及.bit文件放置在petalinux编译路径的上级目录的base.sdk,根据习惯可自行设置,只有上述命令传入的路径正确即可。

等待一段时间后,可得到一个配置界面,用于配置内核源、u-boot源、Image 等配置。

f546d3a6-990e-11eb-8b86-12bb97331649.png

petalinux-config

根据实际情况配置好后,退出配置并保存配置。使用过的会比较熟悉,这里不赘述了。

配置设备树

编辑用户设备树文件,用户设备树文件在下面路径中:

./project-spec/meta-user/recipes-bsp/device-tree/files/system-user.dtsi

配置设备树如下:

/include/"system-conf.dtsi" /{ }; &axi_quad_spi_0{ status="okay"; clock-names="axi_clk","axi4_clk","spi_clk"; clocks=<&clkc?15>,<&clkc?15>,<&clkc?15>; spi0_dev_0@0{ compatible="spidev"; reg=<0>; spi-max-frequency=<500000>; #address-cells=<1>; #size-cells=<1>; }; spi0_dev_1@1{ compatible="spidev"; reg=<1>; spi-max-frequency=<500000>; #address-cells=<1>; #size-cells=<1>; }; spi0_dev_2@2{ compatible="spidev"; reg=<2>; spi-max-frequency=<500000>; #address-cells=<1>; #size-cells=<1>; }; spi0_dev_3@3{ compatible="spidev"; reg=<3>; spi-max-frequency=<500000>; #address-cells=<1>; #size-cells=<1>; }; }; &axi_quad_spi_1{ status="okay"; clock-names="axi_clk","axi4_clk","spi_clk"; clocks=<&clkc?15>,<&clkc?15>,<&clkc?15>; spi1_dev_0@0{ compatible="spidev"; reg=<0>; spi-max-frequency=<500000>; #address-cells=<1>; #size-cells=<1>; }; spi1_dev_1@1{ compatible="spidev"; reg=<1>; spi-max-frequency=<500000>; #address-cells=<1>; #size-cells=<1>; }; };

这里直接使用内置spidev兼容从设备驱动,当然如果需要自己定义一个SPI设备驱动也是非常容易的,但是对于大部分普通的SPI从芯片而言直接使用spidev设备驱动即可,只需要在读写时按照芯片手册协议进行访问即可。

配置内核

运行下面命令进行内核配置:

petalinux-config-ckernel

f5720d1e-990e-11eb-8b86-12bb97331649.png

内核配置

对于本应用而言,需要配置SPI驱动:

DeviceDrivers---> +-SPIsupport--->

配置如下:

f5956458-990e-11eb-8b86-12bb97331649.png

SPI控制器及设备驱动配置

这里调试中遇到一个奇怪的问题,CONFIG_SUSPEND需要禁止,否则控制器驱动加载不成功,目前还没有深入研究为什么不成功,猜想可能是主控制器驱动关于SUSPEND功能还不支持或者有bug,如果有哪位大神知道怎么解决请求留言指点。

Powermanagementoptions---> SuspendtoRAMandstandby

f5a3bbb6-990e-11eb-8b86-12bb97331649.png

功能管理配置

退出并保存配置,然后运行下面命令编译系统:

petalinux-build

等待编译成功后,运行下面命令将bitstream文件包进BOOT.bin中。

petalipackage--boot--fsbl./images/linux/zynq_fsbl.elf--fpga../base.sdk/design_1_wrapper.bit--u-boot--force

将得到下面的输出信息,表示操作成功:

INFO:FileinBOOTBIN:"/home/zynq/ALINX/spi_ip/ax_peta/images/linux/zynq_fsbl.elf" INFO:FileinBOOTBIN:"/home/zynq/ALINX/spi_ip/base.sdk/design_1_wrapper.bit" INFO:FileinBOOTBIN:"/home/zynq/ALINX/spi_ip/ax_peta/images/linux/u-boot.elf" INFO:GeneratingzynqbinarypackageBOOT.BIN... INFO:Binaryisready. WARNING:UnabletoaccesstheTFTPBOOTfolder/tftpboot!!! WARNING:SkipfilecopytoTFTPBOOTfolder!!!

注:/home/zynq/ALINX/spi_ip/ax_peta 是本文工程的目录

测试SPI从设备

编写驱动测试程序,代码如下:

#include #include #include #include intmain(intargc,char**argv) { intfd; intlen; unsignedcharbuf[10]; unsignedchartmp; /*验证输入参数个数*/ if(3!=argc) { printf("nonepara "); return-1; } /*打开输入的设备文件,获取文件句柄*/ fd=open(argv[1],O_RDWR); if(fd='0'&&argv[2][i]<='9') ????????{ ????????????tmp?=?argv[2][i]?-?'0'; ????????} ????????else?if(argv[2][i]>='a'&&argv[2][i]<='f') ????????{ ????????????tmp?=?argv[2][i]?-?'a'+10; ????????} ????????else?if(argv[2][i]>='A'&&argv[2][i]<='F') ????????{ ????????????tmp?=?argv[2][i]?-?'A'+10; ????????} ????????else ????????{ ????????????printf("Invalid?input?parameters? "); ????????????return?-1; ????????} ????????if(i%2==0) ???????????buf[j]?=?tmp<<4; ????????else ????????{ ????????????buf[j]?+=?tmp; ????????????j++; ????????} ????} ????len?=?j; ????printf("Test?wr:"); ????for(i=0;i

编译:arm-linux-gnueabihf-gcctest.c-otest

将编译所得的BOOT.BIN以及image.ub文件拷贝至制作好的SD的BOOT区,test文件拷贝至/home下。然后插上SD卡上电运行电路板:

登录控制台后,运行ls /dev查看spidev设备是否加载成功:

f5d4c620-990e-11eb-8b86-12bb97331649.png

spidev设备挂载情况

可见spedev1.0、spidev1.1以及spidev2.0--spidev2.3加载成功,与预期一样。

然后运行测试程序:

root@ax_peta:/run/media/mmcblk0p2/home#./test/dev/spidev1.078aa Testwr:78aa

示波器或者逻辑分析仪观察对应引脚,将出现正确的SPI通信波形。

总结一下

至此,就基本实现了从PS端Linux用户空间访问PL端的SPI从设备了。当然实际项目中还有很多细节需要进一步研究:

CPOL/CPHA 组合四种模式设置

SPI通信速率设置

从设备应用协议程序编写

AXI Quad SPI FIFO特性的深入应用

AXI Quad SPI 其他模式及细节研究等

对于这些更细节的内容,相信在将基本框架搭建成功后,只要深入细致研究都不会有太大的难度。从本文可看出,ZYNQ之所以如此灵活好用,是其厂家或者第三方提供了大量成熟可供使用的IP以及配套的驱动程序。如有兴趣尝试用来开发项目,相信你会很快喜欢上这个体系的芯片,真的可以做到片上即可实现系统这一目标!

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • SPI
    SPI
    +关注

    关注

    17

    文章

    1808

    浏览量

    96359
  • CS
    CS
    +关注

    关注

    0

    文章

    55

    浏览量

    25126
  • AXI
    AXI
    +关注

    关注

    1

    文章

    136

    浏览量

    17330

原文标题:【ZYNQ实战】利用AXI Quad SPI快速打通Linux至PL端SPI从设备

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    请问BTSDK3.1是否支持cyw20719B2 Quad SPI功能?

    请问,BTSDK3.1是否支持cyw20719B2 Quad SPI功能?
    发表于 07-08 08:05

    请问Modus Toolbox 中如何设置CYW20719B2的Quad SPI接口?

    请问Modus Toolbox 中如何设置CYW20719B2的Quad SPI接口? 我利用下图方法 打开了wiced_btsdk下的design.modus文件,并配置了SPI1
    发表于 07-08 06:09

    能否提供Linux下USB转SPI模式的测试程序?

    我已在 Linux 上成功配置了 CY7C65211 器件,使其在 USB 转 SPI 模式下运行。 使用 lsusb 命令,设备显示如下:总线 003 设备 002:ID 04b4:
    发表于 05-22 06:16

    基于RK3576开发板的SPI使用说明

    ,完全可以不必理会SPI协议的详细规定。只需要按照驱动层提供给我们的操作SPI外设的操作接口函数就可以像操作linux中其他普通设备文件那样轻松的操作
    的头像 发表于 05-07 10:31 ?825次阅读
    基于RK3576开发板的<b class='flag-5'>SPI</b>使用说明

    SPI通信总线概述和Verilog实现

    SPI = Serial Peripheral Interface,是串行外围设备接口,是一种高速,全双工,同步的通信总线。
    的头像 发表于 02-07 14:28 ?1494次阅读
    <b class='flag-5'>SPI</b>通信总线概述和Verilog实现

    iic协议与spi协议的区别

    I2C协议与SPI协议的区别 1. 通信方式 I2C :是一种多主机、多机的通信协议,使用两条线(数据线SDA和时钟线SCL)进行通信。 SPI :是一种主从模式的通信协议,通常使用四条线(主输出
    的头像 发表于 02-05 11:28 ?3427次阅读

    迅为RK3568开发板驱动指南Linux中通用SPI设备驱动

    迅为RK3568开发板驱动指南Linux中通用SPI设备驱动
    的头像 发表于 01-23 11:02 ?2931次阅读
    迅为RK3568开发板驱动指南<b class='flag-5'>Linux</b>中通用<b class='flag-5'>SPI</b><b class='flag-5'>设备</b>驱动

    EE-177:SHARC SPI机引导

    电子发烧友网站提供《EE-177:SHARC SPI机引导.pdf》资料免费下载
    发表于 01-08 15:10 ?0次下载
    EE-177:SHARC <b class='flag-5'>SPI</b><b class='flag-5'>从</b>机引导

    KeyStone架构串行外设接口(SPI)手册

    )、MOSI(主设备输出设备输入线)、MISO(主设备输入设备输出线)和CS/SS(片选线)
    发表于 12-16 10:33 ?0次下载

    SPI的通信问题

    请问一下各位大佬我的主控工作频率是16m 选择的一块eeprom标的频率是80m它俩工作频率不一可以通过spi通信吗spi的工作频率是由主设备决定的还是主
    发表于 11-22 19:00

    spi master接口的fpga实现

    前言 当你器件的引脚贼少的时候,需要主机和机通信,spi就派上了用场,它可以一对多,但只是片选到的机能和主机通信,其他的挂机。 spi:serial peripheral inte
    的头像 发表于 11-16 10:35 ?1264次阅读
    <b class='flag-5'>spi</b> master接口的fpga实现

    物联网行业存储方案详解_SPI NOR Flash

    SPI NOR FLASH存储器在初始响应和启动时提供高可靠性,并具有低时延。这一特性对于物联网设备至关重要,因为物联网设备通常需要快速启动并稳定运行,以确保数据的实时传输和处理。
    的头像 发表于 09-24 14:39 ?1188次阅读
    物联网行业存储方案详解_<b class='flag-5'>SPI</b> NOR Flash

    利用Tl的智能高端开关实现SPI通信

    电子发烧友网站提供《利用Tl的智能高端开关实现SPI通信.pdf》资料免费下载
    发表于 09-24 09:28 ?0次下载
    <b class='flag-5'>利用</b>Tl的智能高端开关实现<b class='flag-5'>SPI</b>通信

    SPI总线的定义和特点

    SPI总线(Serial Peripheral Interface),全称为串行外围设备接口,是由Motorola公司提出并定义的一种同步、串行、高速的通信总线。SPI总线以其独特的优势在电子通信
    的头像 发表于 09-03 14:05 ?2241次阅读

    BQ79600(UART/SPI菊花链网桥IC)的安全手册

    电子发烧友网站提供《BQ79600(UART/SPI菊花链网桥IC)的安全手册.pdf》资料免费下载
    发表于 08-30 11:35 ?2次下载
    BQ79600(UART/<b class='flag-5'>SPI</b><b class='flag-5'>至</b>菊花链网桥IC)的安全手册