0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何去正确理解采样时钟抖动(Jitter)对ADC信噪比SNR的影响

FPGA之家 ? 来源:CSDN技术社区 ? 作者:通信电子@FPGA高级 ? 2021-04-07 16:43 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

前言:本文我们介绍下ADC采样时钟的抖动(Jitter)参数对ADC采样的影响,主要介绍以下内容:

时钟抖动的构成

时钟抖动对ADC SNR的影响

如何计算时钟抖动

如何优化时钟抖动

1.采样理论

高速ADC使用外部输入时钟对模拟输入信号进行采样,如图1所示。图中显示了输入采样时钟抖动示意图。

2281061a-95c8-11eb-8b86-12bb97331649.jpg

图1、ADC采样

输入模拟信号的频率越高,由于时钟抖动导致的采样信号幅度变化越大,这点在图2中显示的非常明显。输入信号频率为F2=100MHz时,采样幅度变化如图红色虚线所示,明显大于输入信号F1=10MHz时采样幅度的变化。

o4YBAGBtcf2AfUGOAAGrvSMY3qk173.png

图2、时钟抖动对不同频率输入模拟信号的影响

2.采样时钟抖动

采样时钟抖动主要由两部分组成:

外部输入时钟抖动

ADC孔径抖动

22ca6b84-95c8-11eb-8b86-12bb97331649.jpg

图3、时钟抖计算公式

时钟沿速率越快,带来的时钟抖动越小,同时也会增加PCB设计难度。

22d3f960-95c8-11eb-8b86-12bb97331649.jpg

图4、时钟抖动构成

3.时钟抖动对SNR的影响

由于时钟抖动对ADC信噪比SNR的影响由图5所示公式计算。在图5中,可以看到时钟抖动对高频模拟输入信号影响更大。

23034a58-95c8-11eb-8b86-12bb97331649.jpg

图5、时钟抖动对SNR的影响

ADC噪声下限SNR一般由三部分构成:

ADC量化噪声

ADC热噪声

抖动衰减

233085f4-95c8-11eb-8b86-12bb97331649.jpg

图6、ADC噪声下限计算

4.计算抖动的幅度

时钟抖动通过对时钟信号的相位噪声进行积分运算得到。典型的计算应用要求如图7所示。

235e3c6a-95c8-11eb-8b86-12bb97331649.jpg

图7、典型的时钟抖动计算要求

积分上限一般由以下因素限制:

时钟滤波器带宽

ADC时钟输入带宽

ADC采样速率

2373f79e-95c8-11eb-8b86-12bb97331649.jpg

图8、时钟频率偏移对应的抖动值

5.SRN在频率的影响

在采样过程中,时钟信号相位噪声被加到输入信号中。输入信号频率越高,相位噪声幅度越大,越大的相位噪声会导致越大的ADC噪声下限恶化,降低ADC有效分辨率。

238bc428-95c8-11eb-8b86-12bb97331649.jpg

图9、相位噪声在频率的频谱图

6.为什么时钟抖动/相位噪声如此关键

典型的接收机在“阻塞条件”下的性能包括两个方面:

一是,接收机需要在噪声背景下检测出想要的小信号

二是,在带内有大的干扰无法滤除,此干扰会影响小信号检测

2394742e-95c8-11eb-8b86-12bb97331649.jpg

图10、时钟抖动增强带内干扰影响

7.如何优化时钟抖动性能

为了使给定ADC的信噪比性能最大化,系统设计者可以采取几个步骤:

使用低抖动/相位噪声时钟源

使用低插入损耗的带通滤波器限制宽带噪声衰减

确保时钟振幅足够且不会降低ADC孔径抖动

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    99

    文章

    6729

    浏览量

    549656
  • 相位噪声
    +关注

    关注

    2

    文章

    187

    浏览量

    23354
  • SNR
    SNR
    +关注

    关注

    3

    文章

    197

    浏览量

    25039

原文标题:正确理解采样时钟抖动(Jitter)对ADC信噪比SNR的影响

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    收藏!一款高性能转换器的设计指导

    ADC基础知识 抖动信噪比之间的关系 在查阅现有文献时,我们看到了有关ADC性能依赖于抖动参数的大量描述,并且通常此类标题会包含“高
    发表于 06-05 11:20

    如何为ADC增加隔离而不损害其性能呢?

    完成。该电容可以在PCB中利用重叠平面实现。 时钟隔离 时钟隔离是另一项重要任务。如果使用1 MHz采样速率的20位高性能ADC,例如LTC2378-20,可以实现104dB的
    发表于 05-29 10:37

    AD9523 14路输出、低抖动时钟发生器技术手册

    旨在满足长期演进(LTE)和多载波GSM基站设计的时钟要求。它依靠外部VCXO清除参考抖动,以满足严格的低相位噪声要求,从而获得可接受的数据转换器信噪比(SNR)性能。
    的头像 发表于 04-10 15:50 ?379次阅读
    AD9523 14路输出、低<b class='flag-5'>抖动</b><b class='flag-5'>时钟</b>发生器技术手册

    AD9523-1低抖动时钟发生器,提供14路LVPECL/LVDS/HSTL输出或29路LVCMOS输出技术手册

    满足长期演进(LTE)和多载波GSM基站设计的时钟要求。它依靠外部VCXO清除参考抖动,以满足严格的低相位噪声要求,从而获得可接受的数据转换器信噪比(SNR)性能。
    的头像 发表于 04-10 15:35 ?398次阅读
    AD9523-1低<b class='flag-5'>抖动</b><b class='flag-5'>时钟</b>发生器,提供14路LVPECL/LVDS/HSTL输出或29路LVCMOS输出技术手册

    ADS8363的内部SAR ADC时钟是否是由CLOCK引脚上输入的时钟信号提供的?

    最近正在使用ADS8363和ARM MCU 做数据采集应用,两通道同步采样,采用频率在60k左右。问题如下: ADS8363的内部SAR ADC时钟是否是由CLOCK引脚上输入的时钟
    发表于 01-22 07:15

    请问ADS131A04指标中的Normalized SNR如何理解

    在ADS131A04手册中Normalized SNR在-20dBFS性能最好, 随着输入信号增高反而变差,与通常认为的输入信号越高信噪比越高不同, 按图中理解,随着信号达到满量程0dBFS,噪声比信号增长的更快? 请问这样
    发表于 12-05 06:43

    高速ADC设计中采样时钟影响的考量

    性能,尤其是信噪比 (SNR)。 在本文中,我们将探讨大量实验和权衡——并寻求在工作台上证明它们——以便让您更好地了解下一个 ADC 时钟设计。
    的头像 发表于 11-13 09:49 ?1842次阅读
    高速<b class='flag-5'>ADC</b>设计中<b class='flag-5'>采样</b><b class='flag-5'>时钟</b>影响的考量

    周期性抖动例如电源上的抖动造成时钟的Dj对 ENOB有影响吗?如何计算这部分的影响?

    一般考量采样时钟抖动ADC ENOB的影响都是用相位噪声的随机抖动Rj计算,想请教周期性抖动
    发表于 11-13 08:15

    如何优化adc采样

    在数字信号处理领域,ADC是将模拟信号转换为数字信号的关键组件。采样率,即ADC每秒采集样本的次数,对信号的准确性和系统的整体性能有着直接的影响。 ADC
    的头像 发表于 10-31 11:04 ?1774次阅读

    抖动定义和测量

    引言:时钟抖动jitter)是现代通信和数字系统中至关重要的性能指标之一,对数据传输速率和系统同步起着关键作用。本文将深入探讨时钟抖动的定
    的头像 发表于 10-21 16:15 ?1648次阅读
    <b class='flag-5'>抖动</b>定义和测量

    PLL抖动对GSPS ADC SNR及性能优化的影响

    电子发烧友网站提供《PLL抖动对GSPS ADC SNR及性能优化的影响.pdf》资料免费下载
    发表于 09-20 11:11 ?0次下载
    PLL<b class='flag-5'>抖动</b>对GSPS <b class='flag-5'>ADC</b> <b class='flag-5'>SNR</b>及性能优化的影响

    抖动的概念和类型 量化时域抖动、随机抖动和频域抖动的方法

    绝对抖动 (Absolute Jitter) 是一个衡量时间点的不确定性概念,参考为理想时钟的时间点,该相对偏差量可能表示为一个离散时间的随机变量。绝对抖动造成的时间点不确定性可能会对
    的头像 发表于 08-22 16:19 ?3351次阅读
    <b class='flag-5'>抖动</b>的概念和类型  量化时域<b class='flag-5'>抖动</b>、随机<b class='flag-5'>抖动</b>和频域<b class='flag-5'>抖动</b>的方法

    时钟抖动时钟偏移的区别

    时钟抖动Jitter)和时钟偏移(Skew)是数字电路设计中两个重要的概念,它们对电路的时序性能和稳定性有着显著的影响。下面将从定义、原因、影响以及应对策略等方面详细阐述
    的头像 发表于 08-19 18:11 ?2237次阅读

    FPGA如何消除时钟抖动

    在FPGA(现场可编程门阵列)设计中,消除时钟抖动是一个关键任务,因为时钟抖动会直接影响系统的时序性能、稳定性和可靠性。以下将详细阐述FPGA中消除
    的头像 发表于 08-19 17:58 ?2917次阅读

    简述时钟抖动的产生原因

    时钟抖动(Clock Jitter)是时钟信号领域中的一个重要概念,它指的是时钟信号时间与理想事件时间的偏差。这种偏差不仅影响数字电路的时序
    的头像 发表于 08-19 17:58 ?4064次阅读