0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何才能让PCB的EMC效果达到最优?

电磁兼容EMC ? 来源:EDN电子技术设计 ? 作者:EDN电子技术设计 ? 2021-02-19 16:14 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

PCBEMC设计考虑中,首先涉及的便是层的设置;单板的层数由电源、地的层数和信号层数组成;在产品的EMC设计中,除了元器件的选择和电路设计之外,良好的PCB设计也是一个非常重要的因素。 PCB的EMC设计的关键,是尽可能减小回流面积,让回流路径按照我们设计的方向流动。而层的设计是PCB的基础,如何做好PCB层设计才能让PCB的EMC效果最优呢?

1、PCB层的设计思路:PCB叠层EMC规划与设计思路的核心就是合理规划信号回流路径,尽可能减小信号从单板镜像层的回流面积,使得磁通对消或最小化。 1、单板镜像层 镜像层是PCB内部临近信号层的一层完整的敷铜平面层(电源层、接地层)。主要有以下作用: (1)降低回流噪声:镜像层可以为信号层回流提供低阻抗路径,尤其在电源分布系统中有大电流流动时,镜像层的作用更加明显。 (2)降低EMI:镜像层的存在减少了信号和回流形成的闭合环的面积,降低了EMI; (3)降低串扰:有助于控制高速数字电路中信号走线之间的串扰问题,改变信号线距镜像层的高度,就可以控制信号线间串扰,高度越小,串扰越小; (4)阻抗控制,防止信号反射。

2、镜像层的选择 (1)电源、地平面都能用作参考平面,且对内部走线有一定的屏蔽作用; (2)相对而言,电源平面具有较高的特性阻抗,与参考电平存在较大的电势差,同时电源平面上的高频干扰相对比较大; (3)从屏蔽的角度,地平面一般均作了接地的处理,并作为基准电平参考点,其屏蔽效果远远优于电源平面; (4)选择参考平面时,应优选地平面,次选电源平面。 2、磁通对消原理: 根据麦克斯韦方程,分立的带电体或电流,它们之间的一切电的及磁的作用都是通过它们之间的中间区域传递的,不论中间区域是真空还是实体物质。在PCB中磁通总是在传输线中传播的,如果射频回流路径平行靠近其相应的信号路径,则回流路径上的磁通与信号路径上的磁通是方向相反的,这时它们相互叠加,则得到了通量对消的效果。 3、磁通对消的本质就是信号回流路径的控制,具体示意图如下:

cf8a7f64-71ea-11eb-8b86-12bb97331649.png

4、如何用右手定则来解释信号层与地层相邻时磁通对消效果,解释如下: (1)当导线上有电流流过时,导线周围便会产生磁场,磁场的方向以右手定则来确定。 (2)当有两条彼此靠近且平行的导线,如下图所示,其中一个导体的电流向外流出,另一个导体的电流向内流入,如果流过这两根导线的电流分别是信号电流和它的回流电流,那么这两个电流是大小相等方向相反的,所以它们的磁场也是大小相等,而方向是相反的,因此能相互抵消。

cfeebfb0-71ea-11eb-8b86-12bb97331649.png

d02b164a-71ea-11eb-8b86-12bb97331649.png

5、六层板设计实例

d062cc02-71ea-11eb-8b86-12bb97331649.png

1、对于六层板,优先考虑方案3;

d0ba5b34-71ea-11eb-8b86-12bb97331649.jpg

分析: (1)由于信号层与回流参考平面相邻,S1、S2、S3相邻地平面,有最佳的磁通抵消效果,优选布线层S2,其次S3、S1。 (2)电源平面与GND平面相邻,平面间距离很小,有最佳的磁通抵消效果和低的电源平面阻抗。 (3)主电源及其对应的地布在4、5层,层厚设置时,增大S2-P之间的间距,缩小P-G2之间的间(相应缩小G1-S2层之间的间距),以减小电源平面的阻抗,减少电源对S2的影响。 2、在成本要求较高的时候,可采用方案1;

d1ee30f2-71ea-11eb-8b86-12bb97331649.jpg

分析: (1)此种结构,由于信号层与回流参考平面相邻,S1和S2紧邻地平面,有最佳的磁通抵消效果; (2)电源平面由于要经过S3和S2到GND平面,差的磁通抵消效果和高的电源平面阻抗; (3)优选布线层S1、S2,其次S3、S4。 3、对于六层板,备选方案4

d2caf776-71ea-11eb-8b86-12bb97331649.jpg

分析: 对于局部、少量信号要求较高的场合,方案4比方案3更适合,它能提供极佳的布线层S2。 4、最差EMC效果,方案2

分析: 此种结构,S1和S2相邻,S3与S4相邻,同时S3与S4不与地平面相邻,磁通抵消效果差。 6、总结PCB层设计具体原则: (1)元件面、焊接面下面为完整的地平面(屏蔽); (2)尽量避免两信号层直接相邻; (3)所有信号层尽可能与地平面相邻; (4)高频、高速、时钟等关键信号布线层要有一相邻地平面。

原文标题:PCB多层板 : 磁通对消法有效控制EMC

文章出处:【微信公众号:电磁兼容EMC】欢迎添加关注!文章转载请注明出处。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4371

    文章

    23527

    浏览量

    410888
  • emc
    emc
    +关注

    关注

    172

    文章

    4190

    浏览量

    187379
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    如何为EMC设计选择PCB叠层结构

    在设计电磁兼容性(EMC)表现优异的 PCB 时,叠层结构的选择是需要掌握的核心概念之一。
    的头像 发表于 07-15 10:25 ?2420次阅读
    如何为<b class='flag-5'>EMC</b>设计选择<b class='flag-5'>PCB</b>叠层结构

    PCBEMC设计指南

    本文档的主要内容介绍的是工程开发中 PCBEMC设计指南
    发表于 06-08 09:50 ?22次下载

    EMC设计—PCB高级EMC设计

    目录 EMC理论基础 EMC测试实质 PCB的接地设计 PCB内部EMC设计 EMC去耦分析
    发表于 05-28 16:54

    逆变器EMC整改:如何验证整改效果与长期稳定性

    南柯电子|逆变器EMC整改:如何验证整改效果与长期稳定性
    的头像 发表于 05-27 11:14 ?450次阅读
    逆变器<b class='flag-5'>EMC</b>整改:如何验证整改<b class='flag-5'>效果</b>与长期稳定性

    PCBEMC设计(一):层的设置与排布原则

    PCB的电磁兼容性(EMC)设计首先要考虑层的设置,这是因为单板层数的组成、电源层和地层的分布位置以及平面的分割方式对EMC性能有着决定性的影响。为昕MarsPCBlayerstack层数的合理规划
    的头像 发表于 05-17 16:17 ?511次阅读
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>设计(一):层的设置与排布原则

    符合EMCPCB设计准则

    时源芯微专业EMC/EMI/EMS整改 EMC防护器件 就ESD问题而言,设计上需要注意的地方很多,尤其是关于GND布线的设计及线距,PCB设计中应该注意的要点: (1) PCB板边间
    的头像 发表于 05-15 16:42 ?284次阅读

    华为PCBEMC设计指南【可下载】

    转载一篇华为《PCBEMC设计指南》,合计94页PDF,对PCBEMC设计从布局、布线、背板的EMC设计、射频
    发表于 02-26 15:52

    华为PCBEMC设计指南

    转载一篇华为《PCBEMC设计指南》,合计94页PDF,对PCBEMC设计从布局、布线、背板的EMC设计、射频
    的头像 发表于 01-15 10:09 ?1508次阅读
    华为<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>设计指南

    PCBEMC/EMI的设计技巧

    随着 IC 器件集成度的提高、设备的逐步小型化和器件的速度愈来愈高, 电子产品中的 EMI 问题也更加严重。从系统设备 EMC/EMI 设计的观点来看,在设备的PCB 设计阶段处理好 EMC/EMI
    发表于 11-18 15:02 ?7次下载

    PCB高级EMC设计

    PCB高级EMC设计 ?
    的头像 发表于 11-16 11:28 ?2324次阅读
    <b class='flag-5'>PCB</b>高级<b class='flag-5'>EMC</b>设计

    PCB设计中怎么降低EMC

    PCB(印刷电路板)设计中,降低电磁兼容性(EMC)问题是一个至关重要的环节。EMC问题主要涉及电磁干扰(EMI)和电磁敏感度(EMS)两个方面,其中EMI是指设备或系统在其正常工作
    的头像 发表于 10-09 11:47 ?1041次阅读

    高速电路PCBEMC设计考虑

    电子发烧友网站提供《高速电路PCBEMC设计考虑.pdf》资料免费下载
    发表于 09-21 11:50 ?5次下载

    PCB电路与结构的EMC协同仿真技术研究

    电子发烧友网站提供《PCB电路与结构的EMC协同仿真技术研究.pdf》资料免费下载
    发表于 09-20 11:42 ?0次下载

    电子仪器PCB设计中EMC技术的应用

    电子发烧友网站提供《电子仪器PCB设计中EMC技术的应用.pdf》资料免费下载
    发表于 09-20 11:26 ?0次下载

    多级运放级联如何安排运放放大倍数才能让信号质量最优噪声小?

    如题,多级运放级联如何安排运放放大倍数才能让信号质量最优噪声小,关于集成运放的级联有没有相关的理论支持?
    发表于 08-27 08:14