0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电开始部署0.nm工艺制造

如意 ? 来源:半导体行业观察 ? 作者:icbank ? 2020-12-28 16:39 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

据中国台湾地区媒体报道,为朝半导体制造的1纳米甚至埃米(0.1纳米)世代超前部署,据高雄市府知情官员透露,台积电正为2纳米之后的先进制程持续觅地,包含桥头科、路竹科,均在台积电评估中长期投资设厂的考量之列。

关于是否前进高雄,台积电昨(27)日维持董事长刘德音日前的论调,「以后有机会,短期没规划」。

刘德音日前强调,台积电在北中南的投资规划各占三分之一,5纳米制程以南科为主,预计会占六、七成,2纳米制程投资将在竹科二期扩大地,竹科扩大二期如果不够的话,中科台积电厂区旁边还有一块土地可供后续使用。

台积电的晶圆制造制程已发展到2纳米,并朝1纳米甚至埃米等级的制程加速布局。沉荣津也曾允诺,将竭力协助台积电在1纳米与各项投资上,解决土地、水、电等需求,要维持其在先进制程保持全球领先地位。

高市府官员透露,台积正持续在探寻「2纳米以后」的设厂用地,曾为此接触过市府,其需求是要能有一块完整且既成的设厂用地,而桥头科、路竹科,都在其中长期设厂投资的探询之列,不过考量用地大小,桥头科更为适宜。

不仅台积电开始超前部署觅地,行政院也规划在2021年至2025年间,投入43.72亿元推动「?(埃米)世代半导体」计画,要先由政府「花学费」,从设备,仪器,材料与製程技术瓶颈等探路,作为半导体业界未来投资方向的「探照灯」。

根据规划,中国台湾科技部长吴政忠所提出六个加强发展的主轴,其一为攸关岛内半导体产业未来发展的「? 世代半导体」,意指半导体在进入3奈米制程后,接下将进入?(埃米) 领域,因此政府与业界也开始著手布局。

政院官员透露,半导体技术在1纳米以下会开始遇到瓶颈,但并非不可突破,因半导体界尚无如此前瞻的研究,产业界也尚无馀力处理,因此在谘询过半导体界意见后,挑出基本可探索的方向,进行前瞻技术研究,建立此领域的基础技术能量。

但台积电罗镇球今年八月在一个演讲中曾表示,目前为止,我们看到3纳米、2纳米、1纳米都没有什么太大问题。

设备和材料都已经准备好?

来自日媒的报道称,在不久前举办的线上活动中,欧洲微电子研究中心IMEC首席执行官兼总裁Luc Van den hove在线上演讲中表示,在与ASML公司的合作下,更加先进的***已经取得了进展。

Luc Van den hove表示,IMEC的目标是将下一代高分辨率EUV光刻技术高NA EUV光刻技术商业化。由于此前得***竞争对手早已经陆续退出市场,目前ASML把握着全球主要的先进***产能,近年来,IMEC一直在与ASML研究新的EUV***,目前目标是将工艺规模缩小到1nm及以下。

目前ASML已经完成了NXE:5000系列的高NA EUV曝光系统的基本设计,至于设备的商业化。要等到至少2022年,而等到台积电和三星拿到设备,之前要在2023年。

与此同时,台积电在材料上的研究,也让1nm成为可能。

台积电和交大联手,开发出全球最薄、厚度只有0.7纳米的超薄二维半导体材料绝缘体,可望借此进一步开发出2纳米甚至1纳米的电晶体通道,论文本月成功登上国际顶尖期刊自然期刊(nature)。

国立交通大学电子物理系张文豪教授研究团队在科技部长支持下,与台湾积体电路制造股份有限公司合作,合作研究开发出全球最薄、厚度仅0.7纳米、大面积晶圆尺寸的二维半导体材料绝缘层,台积电表示,关键则在于单晶氮化硼技术的重大突破,将来可望藉由这项技术,进一步开发出2纳米甚至1纳米的电晶体通道。

目前台积电正在推动3纳米的量产计划,指的就是电晶体通道尺寸,通道做的越小,电晶体尺寸就能越小,而在不断微缩的过程中,电子就会越来越难传输,导致电晶体无法有效工作,目前二维半导体材料是现在科学界认为最有可能解决瓶颈的方案之一。

二维半导体材料特性就是很薄,平面结构只有一两个原子等级的厚度,张文豪指出,但也因此传输中的电子容易受环境影响,所以需要绝缘层来阻绝干扰,目前半导体使用的绝缘层多半是氧化物,一般做到5纳米以下就相当困难,无法小于1纳米,团队开发出的单晶氮化硼生长技术,成功达成0.7纳米厚度的绝缘层。

文章第一作者台积电技术主任陈则安,为清大化学系博士,他表示,单晶是指单一的晶体整齐排列,单晶对于未来半导体结构比较有帮助,因为假设绝缘层不是单晶结构,中间会出现很多缺陷,电阻经过的时候可能被缺陷影响,导致效能变差,实验也已证实会有影响,未来还需要更多研究。

陈则安说,过去科学界认为,铜上不太可能出现单晶生长,但是研究团队在实验发现,微米单位范围内氮化硼有同向生长的状况,排列出单一晶体,因此透过分析这极小的区域,调整实验参数和选择材料,成功克服障碍,不但可以单晶生长,还能做到大面积二吋晶圆的尺寸。

台积电处长李连忠曾经是中研院原分所研究员,他表示,台积电研究团队经过基础研究后,找到问题和突破可能性,跟交大化学气相沉积实验室合作,让氮化硼单晶在铜上生长,作为保护二维半导体材料的通道,目前无法说明量产时间,还有很多关键技术要突破,例如金属接触和元件优化,但是的确对于未来电晶体尺寸再缩小将有帮助。
责编AJX

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    335

    文章

    29156

    浏览量

    242336
  • 台积电
    +关注

    关注

    44

    文章

    5763

    浏览量

    170540
  • 晶圆
    +关注

    关注

    53

    文章

    5213

    浏览量

    130297
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2nm工艺突然泄密

    据媒体报道,爆出工程师涉嫌盗取2纳米制程技术机密,台湾检方经调查后,向法院申请羁押禁见3名涉案人员获准。 据悉,由于“科学及技术委员会”已将14纳米以下制程的IC
    的头像 发表于 08-06 15:26 ?912次阅读

    2nm良率超 90%!苹果等巨头抢单

    当行业还在热议3nm工艺量产进展时,已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道
    的头像 发表于 06-04 15:20 ?476次阅读

    2nm制程良率已超60%

    ,较三个月前技术验证阶段实现显著提升(此前验证阶段的良率已经可以到60%),预计年内即可达成量产准备。 值得关注的是,苹果作为战略合作伙伴,或将率先采用这一尖端制程。尽管广发证券分析师Jeff Pu曾预测iPhone 18
    的头像 发表于 03-24 18:25 ?877次阅读

    英特尔18A与N2工艺各有千秋

    TechInsights与SemiWiki近日联合发布了对英特尔Intel 18A(1.8nm级别)和N2(2nm级别)
    的头像 发表于 02-17 13:52 ?634次阅读

    加大亚利桑那州厂投资,筹备量产3nm/2nm芯片

    据最新消息,正计划加大对美国亚利桑那州工厂的投资力度,旨在推广“美国制造”理念并扩展其生产计划。据悉,此次投资将着重于扩大生产线规模,为未来的3
    的头像 发表于 02-12 17:04 ?696次阅读

    4nm芯片量产

    据台湾《联合报》的消息,美国商务部长雷蒙多近日对英国路透社透露,最近几周已开始在美国亚利桑那州厂为美国客户生产先进的4纳米芯片。雷蒙多表示这是美国史上首度在本土由美国劳工
    的头像 发表于 01-13 15:18 ?1053次阅读

    消息称3nm、5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm、5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm、5nm
    的头像 发表于 01-03 10:35 ?745次阅读

    设立2nm试产线

    设立2nm试产线
    的头像 发表于 01-02 15:50 ?982次阅读

    2025年起调整工艺定价策略

    近日,据台湾媒体报道,随着AI领域对先进制程与封装产能的需求日益旺盛,计划从2025年1月起,针对其3nm、5nm以及先进的CoWoS
    的头像 发表于 12-31 14:40 ?903次阅读

    2nm工艺将量产,苹果iPhone成首批受益者

    近日,据媒体报道,半导体领域的制程竞争正在愈演愈烈,计划在明年大规模量产2nm工艺制程。这一消息无疑为整个行业注入了新的活力。 早前,
    的头像 发表于 12-26 11:22 ?781次阅读

    分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    来源:IEEE 在本月早些时候于IEEE国际电子器件会议(IEDM)上公布了其N2(2nm级)制程的更多细节。该新一代工艺节点承诺实现
    的头像 发表于 12-16 09:57 ?1029次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>分享 2<b class='flag-5'>nm</b> <b class='flag-5'>工艺</b>深入细节:功耗降低 35% 或性能提升15%!

    2nm芯片试产良率达60%以上,有望明年量产

    近日,全球领先的半导体制造在新竹工厂成功试产2纳米(nm)芯片,并取得了令人瞩目的成果。试产结果显示,该批2
    的头像 发表于 12-09 14:54 ?1138次阅读

    产能爆棚:3nm与5nm工艺供不应求

    近期成为了高性能芯片代工领域的明星企业,其产能被各大科技巨头疯抢。据最新消息,的3
    的头像 发表于 11-14 14:20 ?1051次阅读

    计划涨价应对市场需求

    据了解,已经成功获得英伟达的同意,计划在明年对其产品和服务进行价格调整。针对3nm制程,其价格预计将有最多5%的上涨,而CoWoS封装工艺
    的头像 发表于 11-07 14:00 ?596次阅读

    3nm制程需求激增,全年营收预期上调

    近期迎来3nm制程技术的出货高潮,预示着其在半导体制造领域的领先地位进一步巩固。随着苹果iPhone 16系列新机发布,预计搭载的A1
    的头像 发表于 09-10 16:56 ?1031次阅读