0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA设计要点之一:时钟树

电子工程师 ? 来源:FPGA设计论坛 ? 作者:FPGA设计论坛 ? 2020-11-11 09:45 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。
早期的FPGA相对比较简单,所有的功能单元仅仅由管脚、内部 buffer、LE、RAM 构建而成,LE 由 LUT(查找表)和 D 触发器构成,RAM 也往往容量非常小。现在的FPGA不仅包含以前的 LE,RAM 也更大更快更灵活,管教 IOB 也更加的复杂,支持的 IO 类型也更多,而且内部还集成了一些特殊功能单元,包括:
DSP:实际上就是乘加器,FPGA 内部可以集成多个乘加器,而一般的 DSP 芯片往往每个 core 只有一个。换言之,FPGA 可以更容易实现多个 DSP core 功能。在某些需要大量乘加计算的场合,往往多个乘加器并行工作的速度可以远远超过一个高速乘加器。
SERDES:高速串行接口。将来 PCI-E、XAUI、HT、S-ATA 等高速串行接口会越来越多。有了 SERDES 模块,FPGA 可以很容易将这些高速串行接口集成进来,无需再购买专门的接口芯片。
CPU core:分为 2 种,软 core 和硬 core. 软 core 是用逻辑代码写的 CPU 模块,可以在任何资源足够的 FPGA 中实现,使用非常灵活。而且在大容量的 FPGA 中还可以集成多个软 core,实现多核并行处理。硬 core 是在特定的 FPGA 内部做好的 CPU core,优点是速度快、性能好,缺点是不够灵活。
不过,FPGA 还是有缺点。对于某些高主频的应用,FPGA 就无能为力了。现在虽然理论上 FPGA 可以支持的 500MHz,但在实际设计中,往往 200MHz 以上工作频率就很难实现了。

FPGA 设计要点之一:时钟

对于 FPGA 来说,要尽可能避免异步设计,尽可能采用同步设计。同步设计的第一个关键,也是关键中的关键,就是时钟树。一个糟糕的时钟树,对 FPGA 设计来说,是一场无法弥补的灾难,是一个没有打好地基的楼,崩溃是必然的。

具体一些的设计细则:
1)尽可能采用单一时钟;

2)如果有多个时钟域,一定要仔细划分,千万小心;

3)跨时钟域的信号一定要做同步处理。对于控制信号,可以采用双采样;对于数据信号,可以采用异步 fifo. 需要注意的是,异步 fifo 不是万能的,一个异步 fifo 也只能解决一定范围内的频差问题。

4)尽可能将 FPGA 内部的 PLL、DLL 利用起来,这会给你的设计带来大量的好处。

5)对于特殊的 IO 接口,需要仔细计算 Tsu、Tco、Th,并利用 PLL、DLL、DDIO、管脚可设置的 delay 等多种工具来实现。简单对管脚进行 Tsu、Tco、Th 的约束往往是不行的。

可能说的不是很确切。这里的时钟树实际上泛指时钟方案,主要是时钟域和 PLL 等的规划,一般情况下不牵扯到走线时延的详细计算(一般都走全局时钟网络和局部时钟网络,时延固定),和 ASIC 中的时钟树不一样。对于 ASIC,就必须对时钟网络的设计、布线、时延计算进行仔细的分析计算才行。

FPGA 设计要点之二:FSM

FSM:有限状态机。这个可以说是逻辑设计的基础。几乎稍微大一点的逻辑设计,几乎都能看得到 FSM.FSM 分为 moore 型和 merly 型,moore 型的状态迁移和变量无关,merly 型则有关。实际使用中大部分都采用 merly 型。
FSM 通常有 2 种写法:单进程、双进程。
初学者往往喜欢单进程写法,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status <= ……;

else

case( FSM_status )

……;

endcase

end

简单的说,单进程 FSM 就是把所有的同步、异步处理都放入一个 always 中。

优点:

1)看起来比较简单明了,写起来也不用在每个 case 分支或者 if 分支中写全对各个信号和状态信号的处理。也可以简单在其中加入一些计数器进行计数处理。
2)所有的输出信号都已经是经过 D 触发器锁存了。
缺点:
1)优化效果不佳。由于同步、异步放在一起,编译器一般对异步逻辑的优化效果最好。单进程 FSM 把同步、异步混杂在一起的结果就是导致编译器优化效果差,往往导致逻辑速度慢、资源消耗多。
2)某些时候需要更快的信号输出,不必经过 D 触发器锁存,这时单进程 FSM 的处理就比较麻烦了。
双进程 FSM,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status_current <= …;

else

FSM_status_current <= FSM_status_next;

always @(*)

begin

case ( FSM_status_current )

FSM_status_next = ……;

endcase

end

从上面可以看到,同步处理和异步处理分别放到 2 个 always 中。其中 FSM 状态变量也采用 2 个来进行控制。双进程 FSM 的原理我这里就不多说了,在很多逻辑设计书中都有介绍。这里描述起来太费劲。

优点:
1)编译器优化效果明显,可以得到很理想的速度和资源占用率。
2)所有的输出信号(除了 FSM_status_current)都是组合输出的,比单进程 FSM 快
缺点:
1)所有的输出信号(除了 FSM_status_current)都是组合输出的,在某些场合需要额外写代码来进行锁存。
2)在异步处理的 always 中,所有的 if、case 分支必须把所有的输出信号都赋值,而且不能出现在 FSM 中的输出信号回送赋值给本 FSM 中的其他信号的情况,否则会出现 latch.
latch 会导致如下问题:
1)功能仿真结果和后仿不符;
2)出现无法测试的逻辑;
3)逻辑工作不稳定,特别是 latch 部分对毛刺异常敏感;
4)某些及其特殊的情况下,如果出现正反馈,可能会导致灾难性的后果。
这不是恐吓也不是开玩笑,我就亲眼见过一个小伙把他做的逻辑加载上去后,整个 FPGA 给炸飞了。后来怀疑可能是出现正反馈导致高频振荡,最后导致芯片过热炸掉(这个 FPGA 芯片没有安装散热片)。

FPGA 设计要点之三:latch

首先回答一下:
1)stateCAD 没有用过,不过我感觉用这个东东在构建大的系统的时候似乎不是很方便。也许用 systemC 或者 system Verilog 更好一些。
2)同步、异步的叫法是我所在公司的习惯叫法,不太对,不过已经习惯了,呵呵。

这次讲一下 latch.

latch 的危害已经说过了,这里不再多说,关键讲一下如何避免。
1)在组合逻辑进程中,if 语句一定要有 else!并且所有的信号都要在 if 的所有分支中被赋值。

always @( * ) begin

if ( sig_a == 1'b1 ) sig_b = sig_c;

end

这个是绝对会产生 latch 的。

正确的应该是

always @( * ) begin

if ( sig_a == 1'b1 ) sig_b = sig_c;

else sig_b = sig_d;

end

另外需要注意,下面也会产生 latch. 也就是说在组合逻辑进程中不能出现自己赋值给自己或者间接出现自己赋值给自己的情况。

always @( * ) begin

if ( rst == 1'b1 ) counter = 32'h00000000;

else counter = counter + 1;

end

但如果是时序逻辑进程,则不存在该问题。

2)case 语句的 default 一定不能少!
原因和 if 语句相同,这里不再多说了。需要提醒的是,在时序逻辑进程中,default 语句也一定要加上,这是一个很好的习惯。
3)组合逻辑进程敏感变量不能少也不能多。这个问题倒不是太大,verilog2001 语法中可以直接用 * 搞定了。顺便提一句,latch 有弊就一定有利。在 FPGA 的 LE 中,总存在一个 latch 和一个 D 触发器,在支持 DDR 的 IOE(IOB)中也存在着一个 latch 来实现 DDIO. 不过在我们平时的设计中,对 latch 还是要尽可能的敬而远之。

FPGA 设计要点之四:逻辑仿真

仿真是 FPGA 设计中必不可少的一步。没有仿真,就没有一切。仿真是一个单调而繁琐的工作,很容易让人产生放弃或者偷工减料的念头。这时一定要挺住!仿真分为单元仿真、集成仿真、系统仿真。单元仿真:针对每一个最小基本模块的仿真。单元仿真要求代码行覆盖率、条件分支覆盖率、表达式覆盖率必须达到 100%!这三种覆盖率都可以通过 MODELSIM 来查看,不过需要在编译该模块时要在 Compile option 中设置好。集成仿真:将多个大模块合在一起进行仿真。覆盖率要求尽量高。系统仿真:将整个硬件系统合在一起进行仿真。此时整个仿真平台包含了逻辑周边芯片接口的仿真模型,以及 BFM、Testbench 等。系统仿真需要根据被仿真逻辑的功能、性能需求仔细设计仿真测试例和仿真测试平台。系统仿真是逻辑设计的一个大分支,是一门需要专门学习的学科。

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1646

    文章

    22072

    浏览量

    619838
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11099

    浏览量

    217754
  • D触发器
    +关注

    关注

    3

    文章

    176

    浏览量

    48856

原文标题:FPGA设计要点

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PLL技术在FPGA中的动态调频与展频功能应用

    随着现代电子系统的不断发展,时钟管理成为影响系统性能、稳定性和电磁兼容性(EMI)的关键因素之一。在FPGA设计中,PLL因其高精度、灵活性和可编程性而得到广泛应用,本文将深入探讨PLL技术在
    的头像 发表于 06-20 11:51 ?1391次阅读
    PLL技术在<b class='flag-5'>FPGA</b>中的动态调频与展频功能应用

    FPGA从0到1学习资料集锦

    附开发指南+电路图集+例程源码 本文叙述概括了 FPGA 应用设计中的要点,包括,时钟、FSM、latch、逻辑仿真四个部分。 FPGA
    发表于 05-13 15:41

    时钟电路的组成与设计要点介绍

    的组成。 时钟电路的核心组成部分 (时钟发生器 时钟发生器是时钟电路的根基,其核心任务是
    的头像 发表于 05-05 15:40 ?715次阅读

    Xilinx Ultrascale系列FPGA时钟资源与架构解析

    Ultrascale是赛灵思开发的支持包含步进功能的增强型FPGA架构,相比7系列的28nm工艺,Ultrascale采用20nm的工艺,主要有2个系列:Kintex和Virtex
    的头像 发表于 04-24 11:29 ?1141次阅读
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的<b class='flag-5'>时钟</b>资源与架构解析

    白话理解RCC时钟(可下载)

    时钟就像是单片机的“心脏”,单片机正常工作离不开时钟的支持,下图是我们单片机的时钟 ,它反映了单片机的时钟关系。我们来详细描述
    发表于 03-27 13:50 ?0次下载

    基于FPGA的数字时钟设计

    本次的设计的数字钟思路描述如下,使用3个key按键,上电后,需要先配置数字时钟的时分秒,设计个按键来控制数字时钟的时,第二个按键来控制数字时钟的分,本次设计没有用按键控制数字
    的头像 发表于 01-21 10:29 ?860次阅读
    基于<b class='flag-5'>FPGA</b>的数字<b class='flag-5'>时钟</b>设计

    请问ADC32xx的时钟FPGA直接输出吗?

    大家好,我的ADC32XX 采样率为125M,将转换后的数据发送给FPGA,请问ADC32xx的时钟FPGA直接输出吗?FPGA IO口是3.3V的,如果是这样的话是不是得电平转换
    发表于 01-02 08:30

    一千余字解读stm32时钟

    节概述时钟的概念可以类比于人体的心脏和血液循环系统。就像心脏通过周期性的收缩将血液泵向身体各处样,MCU的运行依赖于周期性的时钟脉冲
    的头像 发表于 12-30 21:01 ?2880次阅读
    一千余字解读stm32<b class='flag-5'>时钟</b><b class='flag-5'>树</b>

    如果用FPGA采集AD1672,如何保障FPGA时钟同1672时钟致?

    次用这种AD芯片,买了个开发板,发现,开发板母板上没有晶振。请教几个问题。 1。母板上用的时钟是SCLK作为源时钟吗? 2、如果用FPGA采集AD1672,如何保障
    发表于 12-24 06:17

    ADS58C48的输出给FPGA时钟怎样产生的,是只要有输入时钟,就有输出时钟吗?

    : 1,ADS58C48如果想要实现基本的功能需要怎样配置寄存器?有没有相关FPGA配置程序可以参考下? 2,ADS58C48的输出给FPGA时钟怎样产生的,是只要有输入
    发表于 12-20 06:32

    时序约束时钟与生成时钟

    、主时钟create_clock 1.1 定义 主时钟是来自FPGA芯片外部的时钟,通过时钟
    的头像 发表于 11-29 11:03 ?1503次阅读
    时序约束<b class='flag-5'>一</b>主<b class='flag-5'>时钟</b>与生成<b class='flag-5'>时钟</b>

    DAC5675用外部时钟,数据FPGA给,FPGA不用采集时钟不同步发数据可以吗?

    DAC5675用外部时钟,数据FPGA给,FPGA不用采集时钟不同步发数据可以吗
    发表于 11-25 06:36

    ADS4128的输出时钟CLKOUTP,是否可以不用,而采用FPGA自己产生的时钟

    我的设计ADS4128跟FPGA通过CMOS方式连接,想请教下,ADS4128的输出时钟CLKOUTP,是否可以不用,而采用FPGA自己产生的
    发表于 11-22 06:55

    FPGA如何消除时钟抖动

    FPGA(现场可编程门阵列)设计中,消除时钟抖动是个关键任务,因为时钟抖动会直接影响系统的时序性能、稳定性和可靠性。以下将详细阐述FPGA
    的头像 发表于 08-19 17:58 ?2928次阅读

    使用FPGA产生个5MHz的时钟信号,怎样把脉冲信号叠加到时钟信号上?

    我使用FPGA产生个5MHz的时钟信号,0V-3.3V。为了测试产品的稳定性,需要在这个时钟信号的低电平位置叠加个脉冲信号,此脉冲信号也
    发表于 08-19 07:18