0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅谈高速电路PCB的布线设计原则

454398 ? 来源:alpha007 ? 作者:alpha007 ? 2022-11-15 16:29 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

元器件正朝着高速低耗小体积高抗干扰性的方向发展,这一发展趋势对印刷电路板的设计提出了很多新要求。PCB 设计是电子产品设计的重要阶段,当电原理图已经设计好后,根据结构要求,按照功能划分确定采用几块功能板,并确定每块功能板 PCB 外型尺寸、安装方式,还必须同时考虑调试、维修的方便性,以及屏蔽、散热、EMI 性能等因素。需要工程人员确定布局布线方案,确定关键电路和信号线和布线方法细节,以及应该遵从的布线原则。PCB 设计过程的几个阶段都必须进行检查、分析和修改。整个布线完成后,再经过全面规则检查,才能拿去加工。

一、引言

长期以来,设计人员往往将精力花在对程序、电原理、参数冗余等方面的核查上,却极少将精力花在对 PCB 设计的审核方面,而往往正是由于 PCB 设计缺陷,导致大量的产品性能问题。PCB 设计原则涉及到许多方方面面,包括各项基本原则、抗干扰、电磁兼容、安全防护,等等。对于这些方面,特别在高频电路(尤其在微波级高频电路)方面,相关理念的缺乏,往往导致整个研发项目的失败。许多人还停留在“将电原理用导体连接起来发挥预定作用”基础上,甚至认为“PCB 设计属于结构、工艺和提高生产效率等方面的考虑范畴”。许多工程师也没有充分认识到该环节在产品设计中,应是整个设计工作的特别重点,而错误地将精力花费在选择高性能的元器件,结果是成本大幅上升,性能的提高却微乎其微。

二、高速 PCB 设计

在产品工程中,PCB 的设计占据非常重要的位置,尤其在高频电设计中。有一些普遍的规则,这些规则将作为普遍指导方针来对待。将高频电路之 PCB 的设计原则与技巧应用于设计之中,则可以大幅提高设计成功率。

(一)高速电路 PCB 的布线设计原则

1.使逻辑扇出最小化,最好只带一个负载。

2.在高速信号线的输出与接收端之间尽可能避免使用通孔,避免引脚图形的十字交叉。尤其是时钟信号线,需要特别注意。

3.上下相邻两层信号线应该互相垂直,避免拐直角弯。

4.并联端接负载电阻应尽可能靠近接收端。

5.为保证最小反射,所有的开路线(或没有端接匹配的线)长度必须满足下式:

Lopen——开长路线度(inches)

trise——信号上升时间(ns)

tpd——线的传播延迟(0.188ns/in——按带线特性)。

几种高速逻辑电路上升时间典型值:

6.当开路线长度超过上式要求的值时,应使用串联阻尼电阻器,串联端接电阻应该尽可能地接到输出端的引脚上。

7.保证模拟电路和数字电路分开,AGND 和 DGND 必须通过一个电感或磁珠连接在一起,并尽可能在接近 A/D 转换器的位置。

8.保证电源的充分去耦。

9.最好使用表面安装电阻和电容

(二)旁路和去耦

1.选择去耦电容之前,先计算滤除高频电流所需的谐振频率要求。

2.大于自谐频率,电容器将变成电感性,从而失去去耦电容作用。应该注意,有些逻辑电路具有比常用去耦电容自身谐振频率更高的频谱能量。

3.容器器自身具有的谐振频率,称之为自谐频率。如果希望滤除的高频

4.要根据电路所含的 RF 能量、开关电路的上升时间,以及特别关注的频率范围计算所需的电容值,不要用猜测或是根据以前的一贯用法使用。

5.计算地和电源平面的谐振频率。以此二平面构筑的去耦电容能够取得最大效益。

6.对高速元件及蕴涵丰富 RF 带宽能量的区域,应该使用多种电容并联,以去除大频宽的 RF 能量。也要注意:当在高频,大电容变为电感性时,小电容还保持电容性,于某一特殊频率将会组成 LC 谐振电路,造成无限大阻抗,因而完全失去旁路作用,若有此情况发生,使用单一电容会更为有效。

7.在电路板所有电源输入连接器边,及上升时间快于 3ns 之元件的电源脚,设置并联电容。

8.在 PCB 电源输入端及扳子的对角方向处,应该使用足够大容量的电容器,保证电路切换状态时产生的电流变化。对其他电路的去耦电容也应有同样考虑,工作电流越大,所需的电容量就越大。以减小电压和电流的脉动,提高系统的稳定性。因此,去耦电容肩负去耦和续流的双重作用。

9.如果使用了太多的去耦电容,当开机时会从电源吸收大量电流,因此,在电源输出端应该放一群大电容来提供大电流量。

(三)阻抗变换与匹配

1.在低频电路中,匹配的概念是相当重要的(使负载阻抗与激励源内阻共轭相等)。在高频电路中,信号线终端的匹配更为重要:

一方面要求 ZL=Zc,保证沿线无驻波;另一方面,为获得最大功率,要求信号线输入端与激励源相接时应共轭匹配。因此,匹配对微波电路的工作性能产生直接影响。可见:

若终端不匹配,信号线上会产生反射和驻波,导致负载功率下降(高功率驻波还会在波腹点产生打火现象)。

由于反射波的存在,将对激励源产生不良影响,导致工作频率和输出功率稳定性下降。

然而,实际中给定的负载阻抗与信号线特性阻抗不一定相同,信号线与激励源阻抗也不一定共轭,因而必须了解及应用阻抗匹配技术。

2.λ/4 阻抗变换器

当信号线长 L=λ/4,即βL=π/2 时,可得

Zin=Zc2/ZL

上式表明,经λ/4PCB 传输线变换后,其阻抗将发生显著变化。可以知道:当 ZL 不匹配时,可利用对 PCB 传输线的再构造来达到匹配目的。对于两段特性阻抗分别为 Z'c、Z"c 的 PCB 传输线,可通过的 PCB 传输线连接以达到使 Z'c 与 Z"c 匹配的目的。

需注意的是:λ/4 阻抗变换器匹配两段阻抗不同的 PCB 传输线后的工作频率很窄。

3.单分支短路线匹配

可采用在 PCB 传输线适当位置并接经过适当构造之短路线的形式改变 PCB 传输线阻抗而达到匹配目的。

(四)PCB 分层

高频电路往往集成度较高布线密度大采用多层板既是布线所必须的也是降低干扰的有效手段合理选择层数能大幅度降低印板尺寸能充分利用中间层来设置屏蔽能更好地实现就近接地能有效地降低寄生电感能有效缩短信号的传输长度能大幅度地降低信号间的交叉干扰等等所有这些都对高频电路的可靠工作有利有资料显示同种材料时四层板要比双面板的噪声低 20dB 但是板层数越高制造工艺越复杂成本越高。

(五)电源隔离与地线分割

不同功能或者不同要求的电路布线,常常需要进行电源隔离和地线分割。如模拟电路与数字电路、弱信号电路与强信号电路、敏感电路(PLL、低抖动触发等)与其它电路等,互相之间应该尽量减小干扰,电路才能达到预期指标要求。

基本要求:

1.不同区域的电源层或地层应该在电源入口处接在一起,通常为树型结构或手指形结构,不同功能电路的地线分割方法,分割缝隙和板子边缘不得小于 2mm。

2.不同种类电源区域和地区域不能互相交叉

3.壕沟与桥。由于地平面的分区分割,常常会造成各功能电路之间的信号传输返回回路的不连续,为了保证信号、电源以及地的连接,除了采用变压器隔离(不能传输直流信号)、光耦合器隔离(难于传送高频)之外,常用桥接方式。“桥”实际上是壕沟上的一个缺口,且仅有一处而已,信号线、电源及接地都由此处越过壕沟。当使用这种方法时,如果是多点接地系统(所有高速设计都是)最好将桥的两边都接到机壳地。

三、结论

在产品工程中,PCB 的设计占据非常重要的位置,尤其在高频电设计中尤其重要,同样的原理设计,同样的元器件,不同的人制作出来的 PCB 就具有不同的结果。有很多原理上行得通的东西在工程中却难以实现,或是别人能实现的东西另一些人却实现不了,因此说做一块 PCB 板不难,但要做好一块 PCB 板却不是一件容易的事情。


审核编辑 黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4371

    文章

    23533

    浏览量

    411046
  • 高速电路
    +关注

    关注

    8

    文章

    163

    浏览量

    24623
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高速PCB设计挑战 Allegro Skill布线功能 自动创建match_group

    在进行高速PCB设计的过程中,常常会遇到一个挑战,那就是高速信号的时序匹配问题。为了确保信号的同步到达,设计者需要对特定的高速信号组进行等长设计。手动进行这样的操作可能会非常繁琐且容易
    的头像 发表于 06-16 11:54 ?1383次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>设计挑战  Allegro Skill<b class='flag-5'>布线</b>功能 自动创建match_group

    高速PCB布局/布线原则

    目录:一、布线的一般原则1、PCB板知识2、5-5原则3、20H原则4、3W/4W/10W原则(
    的头像 发表于 05-28 19:34 ?1264次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布线</b>的<b class='flag-5'>原则</b>

    高层数层叠结构PCB布线策略

    高层数 PCB布线策略丰富多样,具体取决于 PCB 的功能。这类电路板可能涉及多种不同类型的信号,从低速数字接口到具有不同信号完整性要求的多个
    的头像 发表于 05-07 14:50 ?696次阅读
    高层数层叠结构<b class='flag-5'>PCB</b>的<b class='flag-5'>布线</b>策略

    高速PCB板的电源布线设计

    随着集成电路工艺和集成度的不断提高,集成电路的工作电压越来越低,速度越来越快。进入新的时代后,这对于PCB板的设计提出了更高的要求。本文正是基于这种背景下,对高速
    发表于 04-29 17:31

    如何布线才能降低MDDESD风险?PCB布局的抗干扰设计技巧

    降低ESD风险的PCB布线与布局技巧。一、ESD路径最短优先原则ESD是一种高频、瞬态干扰,它往往会选择阻抗最小的路径泄放。因此,在布线时,必须确保ESD电流能快
    的头像 发表于 04-25 09:43 ?325次阅读
    如何<b class='flag-5'>布线</b>才能降低MDDESD风险?<b class='flag-5'>PCB</b>布局的抗干扰设计技巧

    建议收藏,这31条PCB设计布线技巧

    相信大家在做PCB设计时,都会发现布线这个环节必不可少,而且布线的合理性,也决定了PCB的美观度和其生产成本的高低,同时还能体现出电路性能和
    发表于 04-19 10:46

    知识点积累——什么是3W原则和20H原则

    的寄生电容,导致信号衰减和传输延迟,影响时序同步性能。 严格遵循3W原则会增加PCB面积和布线的难度,因此通常仅对关键信号进行强制应用,普通信号可灵活调整。 纯分享贴,有需要可以直接下载附件获取完整资料! (如果内容有帮助可以
    发表于 04-16 11:18

    电子产品更稳定?捷多邦的高密度布线如何降低串扰影响?

    高速PCB设计中,信号完整性、串扰、信号损耗等问题直接影响电路板的性能稳定性。随着5G通信、服务器、高速计算、汽车电子等行业对高频、高速
    的头像 发表于 03-21 17:33 ?441次阅读

    PCBPCB 电路布线设计

    电路布线设计数字设计电路布局要达到良好效果,仔细布线是完成电路板设计重要关键。数字与模拟布线
    发表于 03-12 13:36

    PCB】四层电路板的PCB设计

    摘要 详细介绍有关电路板的PCB设计过程以及应注意的问题。在设计过程中针对普通元器件及一些特殊元器件采用不同的布局原则;比较手工布线、自动布线
    发表于 03-12 13:31

    104条关于PCB布局布线的小技巧

    在电子产品设计中,PCB布局布线是重要的一步,PCB布局布线的好坏将直接影响电路的性能。 现在,虽然有很多软件可以实现
    的头像 发表于 01-07 09:21 ?1158次阅读
    104条关于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布线</b>的小技巧

    PCB上设置测试点的基本原则

    线路板PCB测试点设置的原则是确保测试的准确性和高效性,同时避免对PCB板造成不必要的损害。以下是一些关键的设置原则
    的头像 发表于 10-22 10:57 ?2265次阅读

    高速PCB设计指南

    如今,可以认为大多数PCB存在某种类型的信号完整性问题的风险,这种问题通常与高速数字设计相关。高速PCB设计和布局专注于创建不易受信号完整性、电源完整性和EMI/EMC问题影响的
    的头像 发表于 10-18 14:06 ?1877次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>设计指南

    高速电路PCB的EMC设计考虑

    电子发烧友网站提供《高速电路PCB的EMC设计考虑.pdf》资料免费下载
    发表于 09-21 11:50 ?5次下载

    高速电路PCB及其电源完整性设计

    电子发烧友网站提供《高速电路PCB及其电源完整性设计.pdf》资料免费下载
    发表于 09-21 11:49 ?0次下载