0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

输入阻抗和输入电容

工程师 ? 来源:8号线攻城狮 ? 作者:8号线攻城狮 ? 2020-10-27 09:47 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

下图 1 形象的说明了运放的输入端阻抗的特性。主要有两个参数,输入阻抗和输入电容。对于电压反馈型运入,输入阻抗主要由输入级的决定,一般BJT输入级的运放。的共模输入阻抗会大于40MΩ。差模输入阻抗大于200GΩ。对于JFET和CMOS输入级的运放,输入阻抗要大的多。这个阻抗通常表现为电阻性。作为常识被我们所熟知。

图 1 运放输入端阻抗特性

更值得我们多加关注的是运放的输入电容。这个参数通常在datasheet的表格中所列出,但常被忽视。运放的输入电容,通常分为共模输入电容Ccm和差模输入电容Cdiff。如下图 2 是OPA333的datasheet中列出的输入电容。

图 2 OPA333的输入电容

对于有EMI抑制特性的运放,如LMV832,它的输入电容会被设计的正大的些。下图 3 是带EMI抑制功能的LMV832的输入电容值。

图 3

运放的输入共模电容Ccm 和差模电容 Cdiff会形成运放的输入电容 Cin。在许多应用中,运算放大器的输入电容都不会造成问题。但在某些应用中会引起放大电路的不稳定。尤其是反向输入端的电容,是放大电路不稳定的几大罪魁祸首之一。如下图 4 所示是运放在有输入电容的影响下的模型。

图 4 等效模型

这个反向输入端的电容会在运放的环路增益中引入一个极点。正是这个极点的存在,在某些条件下,可能会引起放大电路的不稳定。

运放输入电容引入的极点如下式。即使这个极点0-dB交截越频率之内,而是非常靠近0-dB交越频率,它也有可能引起问题。在这个极点的频率点上,相位会有45度的相位延迟,它很可能减少放大电路的相位裕度。如放大电路的0-dB交截越频率是2MHz。在2MHz处的相位裕度是89°。如果这个极点的频率点也在2MHz处,它将使相位裕度减少45°。而变为φ = 89° – 45° = 44°。44度的相位裕度就显得的不够了。

通常放大电路的输入电容不只由运放的输入电容组成,还包括布线引起的杂散电容和引脚电容。应尽量避免运算放大器反相输入端存在外部杂散电容,尤其是在高速应用中。反相输入周围区域应去除接地层,从而最大程度地减小PC板杂散电容,此外,该引脚的所有连接都应尽量短。

在一些应用,常会加入反馈电容来增加放大电路的稳定,加入反馈电容后的电路的环路增益为,可见反馈补偿电容给环路增益中引入了一个零点。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路
    +关注

    关注

    173

    文章

    6031

    浏览量

    175354
  • 电容
    +关注

    关注

    100

    文章

    6270

    浏览量

    154667
  • 阻抗
    +关注

    关注

    17

    文章

    974

    浏览量

    47544
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    100MΩ输入阻抗示波器探头技术特性及应用解析

    本文介绍100MΩ输入阻抗探头的技术优势、参数及选型要点,强调其对高阻抗电路和高压测量的精准性与可靠性。
    的头像 发表于 07-15 17:41 ?219次阅读

    普源示波器DHO824输入阻抗设置的关键步骤技巧

    在电子测量领域,示波器作为信号分析的核心工具,其输入阻抗的合理设置直接影响测量结果的准确性。普源DHO824示波器凭借其高精度与多功能性,成为工程师调试复杂电路的首选设备。本文将深入解析该型号示波器
    的头像 发表于 05-29 10:12 ?333次阅读

    ADC的输入阻抗能达到多大,输入阻抗很大是否更容易受干扰?

    目前正在使用ADS7841,将输入信号反接,输入-2V电压信号,将ADC的输出转换成电压,大约有50mV,按理应该为0才正确啊。另外: 1、ADC的输入阻抗能达到多大,输入阻抗很大是
    发表于 01-14 07:56

    ADS1258的输入阻抗是多少?

    想请问下ADS1258这款芯片的输入阻抗是多少,我在手册上看到差分输入阻抗是65KΩ,单端的没有看到。我用万用表测量了下单端输入和地之间的阻抗,大约25MΩ,这个就是单端的
    发表于 01-13 06:15

    ADS1299的输入阻抗为多少?

    我用ADS1299采集诱发脑电信号。查手册查不到芯片的输入阻抗为多少?只查到DC input impedance的数值。 烦请TI工程师告知ADS1299的输入阻抗数值和解释下DC input impedance!谢谢!!THANKS!
    发表于 01-06 06:00

    请问ADS1256的差分输入阻抗怎么测试?

    datasheet 里面的 差分输入阻抗,分为两种情况。 第一种是关闭buffer,此时的不同PGA的差分输入最肮不同,但基本都在 KΩ的级别。 第二种是开启buffer,此时的差分输入阻抗达到 80M 想问下这两种差分
    发表于 12-13 14:41

    使用ads1292采集心电时,什么原因会造成输入阻抗减小?

    在使用ads1292采集心电时,做了一个demo板,进行测试,输入阻抗达标; 之后由于考虑到解决静电的问题,进行了大量的铺铜,其中信号输入走线被地包裹;再测输入阻抗,不达标了(前端电路没有改变) 初步怀疑是否为走线与地之间的寄
    发表于 12-13 09:34

    输入阻抗运放在音频领域的应用

    输入阻抗运放在音频领域的应用
    的头像 发表于 11-02 08:06 ?468次阅读
    高<b class='flag-5'>输入阻抗</b>运放在音频领域的应用

    使用ADC FFT数据进行输入阻抗测量

    电子发烧友网站提供《使用ADC FFT数据进行输入阻抗测量.pdf》资料免费下载
    发表于 10-18 09:38 ?1次下载
    使用ADC FFT数据进行<b class='flag-5'>输入阻抗</b>测量

    AD603输入阻抗很小,输入端用电容耦合的必要性在哪里?

    请问,关于603的级联耦合,它输入阻抗很小,输入端用电容耦合的必要性在哪里,还有多个数量级的电容并联来级间耦合的,是为了增加可通过的频带范围吧。 而且,虽然理论上是零偏置的交流信号
    发表于 09-19 08:14

    LMH6552的输入阻抗怎么算的?

    看了LMH6552的DATASHEET,figure 47中,同相输入端那里,RG为348,为了将输入阻抗匹配成50欧姆,为什么那个电阻是56.2????56.2并上348只有48.39欧姆啊???求解
    发表于 09-12 07:13

    影响INA129输入阻抗的因素有哪些?

    按照图连接,进行INA129的输入阻抗测试,计算输入阻抗测试结果,计算结果只有0.65M欧姆,而以前也是相同电路,相同测试方法,测试结果可以达到5M欧姆以上,在此想问,影响输入阻抗的因素有哪些?该如何去提高此电路的
    发表于 09-09 06:08

    THS4521的输入阻抗怎么计算?

    THS4521数据手册的26页figure63的电路图中,与信号源阻抗匹配时,怎么计算全差分运放的输入阻抗啊??
    发表于 09-05 07:45

    运放的输入阻抗是指差分输入阻抗还是共模输入阻抗

    请教各位, 1. 运放的输入阻抗是指差分输入阻抗还是共模输入阻抗? 2. 二者有什么差别呢? 3. 从电路的角度,二者与运放输入端的连接方式是如何呢?
    发表于 08-16 06:25

    请问差分输入阻抗输入阻抗有什么样的区别?

    差分输入阻抗输入阻抗有什么样的区别?
    发表于 08-14 07:51