0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电2024年能不能量产2纳米工艺晶体管

Wildesbeast ? 来源:21IC ? 作者:21IC ? 2020-09-26 10:31 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

众所周知,台积电的2nm工艺将采用差分晶体管设计。该设计被称为多桥沟道场效应(MBCFET)晶体管,它是对先前FinFET设计的补充。

9月25日,据报道,台湾半导体制造公司(TSMC)在2nm半导体制造节点的研发方面取得了重要突破:台积电有望在2023年中期进入2nm工艺的试生产阶段,并于一年后开始批量生产。

台积电第一次作出将 MBCFET 设计用于其晶体管而不是交由晶圆代工厂的决定。三星于去年 4 月宣布了其 3nm 制造工艺的设计,该公司的 MBCFET 设计是对 2017 年与 IBM 共同开发和推出的 GAAFET 晶体管的改进。三星的 MBCFET 与 GAAFET 相比,前者使用纳米线。这增加了可用于传导的表面积,更重要的是,它允许设计人员在不增加横向表面积的情况下向晶体管添加更多的栅极。

了解到,台积电预计其 2 纳米工艺芯片的良率在 2023 年将达到惊人的 90%。若事实如此,那么该晶圆厂将能够很好地完善其制造工艺,并轻松地于 2024 年实现量产。三星在发布 MBCFET 时表示,预计 3nm 晶体管的功耗将分别比 7nm 设计降低 30% 和 45% 并将性能提高 30%。

目前,台积电的最新制造工艺是其第一代5纳米工艺,该工艺将用于为iPhone 12等设备构建处理器

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19961

    浏览量

    237592
  • 芯片
    +关注

    关注

    460

    文章

    52742

    浏览量

    444390
  • 晶体管
    +关注

    关注

    77

    文章

    10052

    浏览量

    142639
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2nm工艺突然泄密

    据媒体报道,爆出工程师涉嫌盗取2纳米制程技术机密,台湾检方经调查后,向法院申请羁押禁见3名涉案人员获准。 据悉,由于
    的头像 发表于 08-06 15:26 ?913次阅读

    引领全球半导体制程创新,2纳米制程备受关注

    众多大型科技公司的订单。根据韩国媒体ChosunBiz的报道,2纳米制程技术将率先应用于苹果计划推出的下一代iPhone系列的应用处
    的头像 发表于 07-21 10:02 ?379次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>引领全球半导体制程创新,<b class='flag-5'>2</b><b class='flag-5'>纳米</b>制程备受关注

    下一代高速芯片晶体管解制造问题解决了!

    ,10埃)开始一直使用到A7代。 从这些外壁叉片晶体管量产中获得的知识可能有助于下一代互补场效应晶体管(CFET)的生产。 目前,领先的芯片制造商——英特尔、
    发表于 06-20 10:40

    全球芯片产业进入2纳米竞争阶段:率先实现量产!

    随着科技的不断进步,全球芯片产业正在进入一个全新的竞争阶段,2纳米制程技术的研发和量产成为了各大芯片制造商的主要目标。近期,
    的头像 发表于 03-25 11:25 ?812次阅读
    全球芯片产业进入<b class='flag-5'>2</b><b class='flag-5'>纳米</b>竞争阶段:<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>率先实现<b class='flag-5'>量产</b>!

    英特尔18A与N2工艺各有千秋

    TechInsights分析,N2工艺晶体管密度方面表现突出,其高密度(HD)标准单元的
    的头像 发表于 02-17 13:52 ?634次阅读

    4nm芯片量产

    率和质量可媲美台湾产区。 此外;还将在亚利桑那州二厂生产领先全球的2纳米制程技术,预计生产时间是2028
    的头像 发表于 01-13 15:18 ?1054次阅读

    设立2nm试产线

    最大产能,从而满足苹果、高通、联发科等多家客户的需求。 据悉,电新竹宝山厂(Fab20)启动了2纳米制程的试产线的月产能规划约为3000至3500片。随着技术的不断成熟和生产线的逐
    的头像 发表于 01-02 15:50 ?982次阅读

    2纳米制程启动试产,预计2026底月产能大增

    已在本季度于其新竹宝山厂(Fab20)启动了2纳米制程的小量试产线建设。该试产线的月产能规划约为3000至3500片。随着技术的不断
    的头像 发表于 01-02 14:34 ?756次阅读

    2025起调整工艺定价策略

    近日,据台湾媒体报道,随着AI领域对先进制程与封装产能的需求日益旺盛,计划从20251月起,针对其3nm、5nm以及先进的CoWoS封装工艺
    的头像 发表于 12-31 14:40 ?904次阅读

    熊本工厂正式量产

    了重要一步。据悉,该工厂将生产日本国内最先进的12-28纳米制程逻辑芯片,供应给索尼等客户。这一制程技术在当前半导体市场中具有广泛的应用前景,对于提升日本半导体产业的竞争力具有重要意义。
    的头像 发表于 12-30 10:19 ?580次阅读

    2nm工艺量产,苹果iPhone成首批受益者

    近日,据媒体报道,半导体领域的制程竞争正在愈演愈烈,计划在明年大规模量产2nm工艺制程。这
    的头像 发表于 12-26 11:22 ?781次阅读

    2纳米制程技术细节公布:性能功耗双提升

    在近日于旧金山举行的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭晓了其备受期待的2纳米(N
    的头像 发表于 12-19 10:28 ?884次阅读

    2nm制成细节公布:性能提升15%,功耗降低35%

    12月17日消息,在于旧金山举行的 IEEE 国际电子器件会议 (IEDM) 上,全球晶圆代工巨头公布了其备受瞩目的2纳米(N
    的头像 发表于 12-18 16:15 ?770次阅读

    2纳米制程技术细节公布

    近日,在旧金山举办的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭示了其备受期待的2纳米(N
    的头像 发表于 12-18 10:35 ?887次阅读

    分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于的全栅极(Gate-All-Around, GAA)纳米
    的头像 发表于 12-16 09:57 ?1029次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工艺</b>深入细节:功耗降低 35% 或性能提升15%!