0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SystemVerilog 中各种不同的联合解析

454398 ? 来源:赛灵思论坛 ? 作者:Alan Schuler ? 2020-11-19 15:16 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

注意:本文所有内容皆来源于Xilinx工程师

BY Alan Schuler

基本联合

在 SystemVerilog 中,联合只是信号,可通过不同名称和纵横比来加以引用。

其工作方式为通过 typedef 来声明联合,并提供不同标识符用于引用此联合。 这些标识符称为“字段”。

例如:

typedef union packed {
     logic [3:0] a;
     logic [3:0] b;
} union_type;

union_type my_union;

以上代码创建了一种新类型,名为“union_type”。

此类型的位宽为 4 位,可作为“a”或“b”来引用。

此外,代码最后一行创建了一个新信号,名称为“my_union”且类型为“union_type”。

其使用语法为“.”。

例如:

always@(posedge clk) begin 
     my_union.a < = in1;
end

always@(posedge clk) begin
     out1 < = my_union.a;
     out2 < = my_union.b;
end

在 Vivado 中运行此代码时,原理图如下所示:

图 1:基本联合

请注意,my_union 位宽仍仅为 4 位,而以“a”或“b”来引用它的两项分配均采用相同逻辑。 针对 my_union 的分配使用的是“a”,而此联合的读取结果针对 out1 和 out2 则分别使用“a”和“b”。

联合分两种类型:打包 (packed) 和解包 (unpacked)。在上述示例中,我们指定的是打包联合。 默认情况下,如果不指定类型,编译器将假定它采用解包联合。打包联合与解包联合的差别在于,在打包联合中,其中所有标识符都必须采用打包类型,并且大小必须相同。 在上述示例中,“a”和“b”位宽均为 4 位。 但如果其中之一为 4 位,而另一个为 2 位,则该工具中将生成错误。 而在解包联合中,标识符可采用解包类型并且大小无需相同。 因此,在上述 4 位和 2 位联合示例中,删除“packed”语句将使该工具能够对 RTL 进行完整审查。 总而言之,打包联合在综合工具中所受支持更为广泛,并且更便于概念化。 对于本文中的前几个联合示例,我们使用的是打包联合,但从此处开始直至文末,我们将展示解包联合示例。

含多维字段的联合

上述示例只是简单演示了联合的作用。 让我们来看下较为复杂的联合示例:

typedef union packed {
     logic [3:0] a;
     logic [1:0][1:0] b;
} union_type;

union_type my_union;

同上,首先对联合进行声明,并创建类型为“union_type”的信号。 差别在于,字段“a”位宽为 4 位,另一个字段“b”位宽同样为 4 位,但后者排列为 2 个 2 位矢量。 由于这两个字段大小相同,并且字段“b”使用的是打包类型,因此这是一个合法的打包联合。

其结构如下所示:

图 2:含多维阵列的联合

为此结构分配的 RTL 如下所示:

always@(posedge clk) begin
     my_union.a < = in1;
end

always@(posedge clk) begin
     out1 < = my_union.b[0];
     out2 < = my_union.b[1];
end

原理图如下所示:

图 3:多维联合的原理图

含结构的联合

联合还可配合结构一起使用。 就像所有打包联合一样,结构大小必须与联合中的任何其他类型的大小相同。

例如:

typedef union packed {
     logic [9:0] data;
     struct packed {
          bit op1;
          bit [2:0] op2;
          bit [1:0] op3;
          bit op4;
          bit [2:0] op5;
     } op_modes;
} union_type;

union_type my_union;

此 RTL 介绍的联合包含 2 个位宽均为 10 位的字段。 第一个字段为名为“data”且位宽为 10 位的矢量。 第二个字段采用包含 5 个字段的结构,这些字段的大小总和同样为 10 位。

为此创建的结构如下所示:

图 4:含结构的联合

由于当前联合中包含结构,因此其正确的引用方式是引用联合中的结构:

always@(posedge clk) begin
     my_mult < = my_union.op_modes.op2 * my_union.op_modes.op5;
end

解包联合

如果联合中的字段大小不同,或者如果联合中的字段本身使用的类型为解包类型,那么此类联合需声明为解包联合。

对于前一种情况,如果指定的联合包含不同大小的字段,那么该联合本身大小将设置为最大字段的大小。

示例 RTL:

typedef union {
     logic [5:0] a;
     logic [3:0] b;
     logic c;
} union_type;

union_type my_union;

这样即可创建如下所示结构:

图 5:含不同大小字段的解包联合

含结构的解包联合

与打包联合相同,解包联合同样可以使用结构。

typdef struct {
     bit [3:0] a1;
     bit a2;
} s_1;

typedef union {
     logic [7:0] b1;
     s_1 b2;
} union_type

union_type my_union;

以上示例将创建一个含两个字段的联合。其中一个字段为位宽 8 位的矢量“b1”,另一个字段为位宽 5 位的结构,此结构由一个位宽 4 位的矢量 a1 和一个位宽 1 位的矢量 a2 组成。

此联合将作为位宽 8 位的矢量来创建,如下所示:

图 6:含结构的解包联合

同上,由于联合中包含结构,因此需按如下方式来引用信号:

always@(posedge clk) begin
     my_union.b1 <= in1;
     out1 <= my_union.b2.a1;
     out2 <= my_union.b2.a2;
end

编辑:hfy


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 编译器
    +关注

    关注

    1

    文章

    1663

    浏览量

    50463
  • Vivado
    +关注

    关注

    19

    文章

    835

    浏览量

    69186
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    用于各种设备协议间做报文转换的网关是什么

    用于各种设备协议间做报文转换的网关通常被称为协议转换网关,也常被称为工业协议网关(在工业场景)或多协议网关。它是一种专门用于解决不同设备、系统或网络之间因协议不兼容而无法直接通信的中间设备,核心
    的头像 发表于 08-11 14:08 ?123次阅读
    用于<b class='flag-5'>各种</b>设备协议间做报文转换的网关是什么

    存储技术全解析

    在计算机和嵌入式系统各种存储技术扮演着不同的角色,它们的性能特点和应用场景各不相同。很多人对DRAM、SRAM、HBM、ROM、NOR Flash、NAND Flash、eMMC、UFS 等术语
    的头像 发表于 07-24 11:34 ?1268次阅读

    NVMe控制器之完成信息解析模块

    完成信息解析模块用于解析NVMe命令执行完成后返回的信息。该模块首先提取完成信息的Status Field字段和ID号。通过检查Status Field字段,判断NVMe命令是否成功执行。
    的头像 发表于 05-03 15:58 ?268次阅读

    深度解析Linux的DNS服务

    dns,Domain Name Server,它的作用是将域名解析为 IP 地址,或者将IP地址解析为域名。
    的头像 发表于 04-09 16:13 ?419次阅读

    C语言中结构体与联合体的深度解析:内存布局与应用场景

    一、基础概念与核心差异 1.1 结构体(Struct)的本质 **结构体是C语言中实现数据封装的基石,其核心特征在于内存独立性。每个成员变量在内存按声明顺序依次排列,形成连续的内存块。以学生信息为
    发表于 04-08 09:18

    CAN报文流程解析

    CAN报文流程解析,直流充电桩上的CAN通讯解析过程
    发表于 03-24 14:03 ?1次下载

    新能源汽车电源管理的电容与电阻应用解析

    随着新能源汽车技术的不断成熟,电源管理系统作为保障整车性能和安全的重要模块,其设计与实现越来越受到关注。在这一系统,电容和电阻作为两种基本但关键的电子元件,扮演着至关重要的角色。本文将详细解析电容
    的头像 发表于 03-03 14:54 ?700次阅读

    CPU(中央处理器)的概念、结构特点和在系统的地位

    ? CPU 在整个计算机系统扮演“大脑”与“指挥官”的角色。它负责从存储器取出指令,解析并执行各种逻辑、算术、控制和数据处理任务 ? CPU的核心角色????? 系统“大脑”与“指
    的头像 发表于 01-14 13:57 ?2416次阅读

    北京环球联合水冷机在半导体加工工艺的作用

    半导体产品的质量和性能。 北京环球联合半导体chiller水冷机的主要功能是为半导体制造工业的芯片生产过程各种设备和工艺提供精确的温度控制。半导体加工对温度有着极高的要求,微小的
    的头像 发表于 01-08 10:58 ?451次阅读
    北京环球<b class='flag-5'>联合</b>水冷机在半导体加工工艺<b class='flag-5'>中</b>的作用

    OptiSystem与OptiSPICE的联合使用:收发机电路的眼图分析

    OptiSPICE传输到OptiSystem。一旦OptiSPICE的输入和输出被定义(ElecInput_V1和probes;参见图1),原理图需要配置为联合模拟运行。这可以通过点击
    发表于 12-10 08:59

    编码器逻辑功能解析与实现

    在现代电子技术与自动化控制系统,编码器作为一种关键性传感器,扮演着举足轻重的角色。它通过将机械位移或旋转转换成数字信号,为各种设备提供了精确的位置、速度和方向信息。本文将深入探讨编码器的逻辑功能,并解析其在实际应用
    的头像 发表于 11-30 14:35 ?1238次阅读

    ZCAN PRO解析的DBC Singal 起始位与XNET解析的起始位不同;解析的信号不符合大端逻辑

    上图中的DBC文件使用记事本打开,Data_Field信号,起始位为23,长度为48,大端方式存储;(按照这个方式存储,明显已经溢出) 上图为该信号在ZCANPRO软件打开,解析的起始位为23
    发表于 10-18 13:53

    CAN底层报文抓到了,却不知怎么解析?以及如何看到信号运行状态?

    本文介绍CAN总线DBC文件的重要性及ZCANPRO如何实现DBC解析、数据发送和实时曲线分析,帮助您更有效地分析和利用CAN总线数据。在CAN总线的实际应用,我们经常需要解析底层
    的头像 发表于 09-30 08:05 ?2871次阅读
    CAN底层报文抓到了,却不知怎么<b class='flag-5'>解析</b>?以及如何看到信号运行状态?

    Vivado 2024.1版本的新特性(2)

    从综合角度看,Vivado 2024.1对SystemVerilog和VHDL-2019的一些特性开始支持。先看SystemVerilog
    的头像 发表于 09-18 10:34 ?2056次阅读
    Vivado 2024.1版本的新特性(2)

    IEC101、IEC103、IEC104、Modbus报文解析工具

    IEC101\IEC104\IEC103\Modebus报文解析软件,可有效解析上述协议的各种类型报文
    的头像 发表于 09-02 09:56 ?4116次阅读
    IEC101、IEC103、IEC104、Modbus报文<b class='flag-5'>解析</b>工具