0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电将继续采用FinFET晶体管技术,有信心保持良好水平

姚小熊27 ? 来源:与非网 ? 作者:与非网 ? 2020-06-12 17:31 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

据悉,台积电3纳米将继续采取目前的FinFET晶体管技术。

这意味着台积电确认了3纳米工艺并非FinFET技术的瓶颈,甚至还非常有自信能够在相同的FinFET技术下,在3纳米制程里取得水准以上的良率。这也代表着台积电的微缩技术远超过其他的芯片制造商。

当制程下探,电路无可避免的会遭遇到控制的困难,产生如漏电、电压不稳定等的短通道效应(Short-channel Effects)。而为了有效抑制短通道效应,尽可能的增加电路的面积,提高电子流动的稳定性,就是半导体制造业者重要的考量,而鳍式晶体管(FinFET)架构就因此而生。

FinFET运用立体的结构,增加了电路闸极的接触面积,进而让电路更加稳定,同时也达成了半导体制程持续微缩的目标。但这个立体结构的微缩也非无极限,一但走到了更低的制程之后,必定要转采其他的技术,否则摩尔定律就会就此打住。

也因此,三星电子(Samsung)在2019年就宣布,将在3纳米制程世代,改采闸极全环(Gate-All-Around,GAA)的技术,作为他们FinFET之后的接班制程;无独有偶,目前的半导体龙头英特尔Intel),也在不久前宣布,将投入GAA技术的开发,并预计在2023年推出采用GAA制程技术的5纳米芯片。

由于世界前两大的半导体厂都相继宣布投入GAA的怀抱,因此更让人笃定,也许3纳米将会是GAA的时代了,因为至3纳米制程,FinFET晶体管就可能面临瓶颈,必须被迫进入下个世代。

唯独台积电,仍将在3纳米世代延续FinFET晶体管的技术。进入3纳米世代,也因此他们不用变动太多的生产工具,也能有较具优势的成本结构。而对客户来说,也将不用有太多的设计变更,也有助于客户降低生产的成本。若最终的产品性能还能与竞争对手平起平坐,那台积电可能又将在3纳米产品世代再胜一筹。

尤其是对客户来说,在先进制程的开发里变更设计,无论是改变设计工具或者是验证和测试的流程,都会是庞大的成本,时间和金钱都是。因此若能维持当前的设计体系,对台积电和客户来说,都会是个双赢局面。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5760

    浏览量

    170193
  • FinFET
    +关注

    关注

    12

    文章

    257

    浏览量

    91297
  • LED微缩技术
    +关注

    关注

    0

    文章

    2

    浏览量

    5094
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    下一代高速芯片晶体管解制造问题解决了!

    ,10埃)开始一直使用到A7代。 从这些外壁叉片晶体管的量产中获得的知识可能有助于下一代互补场效应晶体管(CFET)的生产。 目前,领先的芯片制造商——英特尔、
    发表于 06-20 10:40

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结内建电场,通过
    发表于 04-15 10:24

    FinFET技术在晶圆制造中的优势

    本文通过介绍传统平面晶体管的局限性,从而引入FinFET技术的原理、工艺和优势。
    的头像 发表于 04-14 17:23 ?574次阅读
    <b class='flag-5'>FinFET</b><b class='flag-5'>技术</b>在晶圆制造中的优势

    鳍式场效应晶体管制造工艺流程

    FinFET(鳍式场效应晶体管)从平面晶体管FinFET的演变是一种先进的晶体管架构,旨在提高集成电路的性能和效率。它通过
    的头像 发表于 02-17 14:15 ?1273次阅读
    鳍式场效应<b class='flag-5'>晶体管</b>制造工艺流程

    英特尔18A与N2工艺各有千秋

    TechInsights分析,N2工艺在晶体管密度方面表现突出,其高密度(HD)标准单元的晶体管密度高达313MTr/mm?,远超英特
    的头像 发表于 02-17 13:52 ?572次阅读

    互补场效应晶体管的结构和作用

    随着半导体技术不断逼近物理极限,传统的平面晶体管(Planar FET)、鳍式场效应晶体管FinFET)从平面晶体管
    的头像 发表于 01-24 10:03 ?3270次阅读
    互补场效应<b class='flag-5'>晶体管</b>的结构和作用

    高通明年骁龙8 Elite 2芯片全数交由代工

    近日,据韩媒报道,高通已决定将明年的骁龙8 Elite 2芯片订单全部交由代工。这一决定意味着,在旗舰芯片代工领域,
    的头像 发表于 12-30 11:31 ?1170次阅读

    2纳米制程技术细节公布:性能功耗双提升

    在近日于旧金山举行的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭晓了其备受期待的2纳米(N2)制程技术的详细规格。 据
    的头像 发表于 12-19 10:28 ?833次阅读

    2nm制成细节公布:性能提升15%,功耗降低35%

    12月17日消息,在于旧金山举行的 IEEE 国际电子器件会议 (IEDM) 上,全球晶圆代工巨头公布了其备受瞩目的2纳米(N2)制程技术的更多细节,展示了该
    的头像 发表于 12-18 16:15 ?727次阅读

    2纳米制程技术细节公布

    近日,在旧金山举办的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭示了其备受期待的2纳米(N2)制程技术的详尽信息。 据悉,相较于前代制程
    的头像 发表于 12-18 10:35 ?847次阅读

    分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于的全栅极(Gate-All-Around, GAA)纳米片晶体管
    的头像 发表于 12-16 09:57 ?898次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    高频晶体管在无线中的应用

    无线技术是现代通信的基石,它依赖于无线电波的传输来实现信息的远距离传递。在这一领域中,高频晶体管扮演着至关重要的角色。 高频晶体管的工作原理 高频
    的头像 发表于 12-03 09:44 ?974次阅读

    NMOS晶体管和PMOS晶体管的区别

    NMOS晶体管和PMOS晶体管是两种常见的金属氧化物半导体场效应晶体管(MOSFET)类型,它们在多个方面存在显著的差异。以下将从结构、工作原理、性能特点、应用场景等方面详细阐述NMOS晶体管
    的头像 发表于 09-13 14:10 ?7992次阅读

    晶体管的主要材料哪些

    晶体管的主要材料是半导体材料,这些材料在导电性能上介于导体和绝缘体之间,具有独特的电子结构和性质,使得晶体管能够实现对电流的有效控制。以下详细探讨晶体管的主要材料,包括硅(Si)、锗
    的头像 发表于 08-15 11:32 ?3378次阅读

    GaN晶体管的应用场景哪些

    GaN(氮化镓)晶体管,特别是GaN HEMT(高电子迁移率晶体管),近年来在多个领域展现出广泛的应用场景。其出色的高频性能、高功率密度、高温稳定性以及低导通电阻等特性,使得GaN晶体管成为电力电子和高频通信等领域的优选器件。以
    的头像 发表于 08-15 11:27 ?1949次阅读