0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高频PCB布线如何快速布线

GLeX_murata_eet ? 来源:ct ? 2019-08-20 15:44 ? 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!

【第一招】多层板布线

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。

有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

【第二招】高速电子器件管脚间的引线弯折越少越好

高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合

【第三招】高频电路器件管脚间的引线越短越好

信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

【第四招】高频电路器件管脚间的引线层间交替越少越好

所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。

【第五招】注意信号线近距离平行走线引入的“串扰”

高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。

PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:

在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。

当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。

在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。

如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。

数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。

对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。

闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。

【第六招】集成电路块的电源引脚增加高频退藕电容

每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。

【第七招】高频数字信号的地线和模拟信号地线做隔离

模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。

所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。

【第八招】避免走线形成的环路

各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。

【第九招】必须保证良好的信号阻抗匹配

信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。

消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

USB布线规则:要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。

HDMI布线规则:要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。

LVDS布线规则要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

【第十招】保持信号传输的完整性

保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4371

    文章

    23533

    浏览量

    411043
  • PCB布线
    +关注

    关注

    22

    文章

    472

    浏览量

    42836

原文标题:高频PCB布线的十大“绝招”

文章出处:【微信号:murata-eetrend,微信公众号:murata-eetrend】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    超强超全布线经验教程大全

    第一篇 PCB布线PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布 线的设计过程限
    发表于 05-29 14:38

    高速PCB布局/布线的原则

    目录:一、布线的一般原则1、PCB板知识2、5-5原则3、20H原则4、3W/4W/10W原则(W:Width)5、重叠电源与地线层规则6、1/4波长规则7、芯片引脚布线二、信号走线下方添加公共接地
    的头像 发表于 05-28 19:34 ?1264次阅读
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布线</b>的原则

    Allegro Skill布线功能之切线、切铜、连接布线介绍

    FanySkill的“切线/截铜”功能为PCB设计提供了高效的线路调整方案,可截断走线或铺铜和恢复走线连接。当需要微调已完成布线的器件位置时,传统方法直接移动会导致布线混乱,而使用该功能可先精准截断
    的头像 发表于 05-26 11:45 ?941次阅读
    Allegro Skill<b class='flag-5'>布线</b>功能之切线、切铜、连接<b class='flag-5'>布线</b>介绍

    时源芯微 PCB 布线规则详解

    PCB 布线规则详解 走线方向控制规则 相邻布线层的走线方向应采用正交结构,避免不同信号线在相邻层沿同一方向走线,以此降低不必要的层间串扰。若因 PCB 板结构限制(例如部分背板)难以
    的头像 发表于 05-20 16:28 ?372次阅读

    高层数层叠结构PCB布线策略

    高层数 PCB布线策略丰富多样,具体取决于 PCB 的功能。这类电路板可能涉及多种不同类型的信号,从低速数字接口到具有不同信号完整性要求的多个高速数字接口。从布线规划和为各接口分配
    的头像 发表于 05-07 14:50 ?696次阅读
    高层数层叠结构<b class='flag-5'>PCB</b>的<b class='flag-5'>布线</b>策略

    如何布线才能降低MDDESD风险?PCB布局的抗干扰设计技巧

    降低ESD风险的PCB布线与布局技巧。一、ESD路径最短优先原则ESD是一种高频、瞬态干扰,它往往会选择阻抗最小的路径泄放。因此,在布线时,必须确保ESD电流能快
    的头像 发表于 04-25 09:43 ?325次阅读
    如何<b class='flag-5'>布线</b>才能降低MDDESD风险?<b class='flag-5'>PCB</b>布局的抗干扰设计技巧

    PCBPCB 电路板布线设计

    电路板布线设计数字设计电路布局要达到良好效果,仔细布线是完成电路板设计重要关键。数字与模拟布线作法有相似处,本文将?述这两种布线方式比较,另外讨论旁路电容、电源供应及接地
    发表于 03-12 13:36

    104条关于PCB布局布线的小技巧

    布局布线的基本的原则和技巧,才可以让自己的设计完美无缺。 下面涵盖了PCB布局布线的相关基本原理和设计技巧,以问答形式解答了有关PCB布局布线
    的头像 发表于 01-07 09:21 ?1157次阅读
    104条关于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布线</b>的小技巧

    了解TI基于PCB布线规则的DDR时序规范

    电子发烧友网站提供《了解TI基于PCB布线规则的DDR时序规范.pdf》资料免费下载
    发表于 10-15 11:47 ?3次下载
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布线</b>规则的DDR时序规范

    在DSP上实现DDR2 PCB布局布线

    电子发烧友网站提供《在DSP上实现DDR2 PCB布局布线.pdf》资料免费下载
    发表于 10-15 09:16 ?3次下载
    在DSP上实现DDR2 <b class='flag-5'>PCB</b>布局<b class='flag-5'>布线</b>

    高频电路布线有什么要求吗

    高频电路,以其高度集成化和密集布线的特质,对设计师提出了严峻挑战。采用多层板布局,不仅是应对这一挑战的策略,更是优化信号完整性、降低电磁干扰的智慧之举。通过精心规划印制板的层数与尺寸,设计师能够在
    的头像 发表于 09-25 16:23 ?766次阅读

    AM62 PCB设计逃逸布线应用说明

    电子发烧友网站提供《AM62 PCB设计逃逸布线应用说明.pdf》资料免费下载
    发表于 09-13 09:58 ?0次下载
    AM62 <b class='flag-5'>PCB</b>设计逃逸<b class='flag-5'>布线</b>应用说明

    AM62x(AMC)PCB设计逃逸布线应用说明

    电子发烧友网站提供《AM62x(AMC)PCB设计逃逸布线应用说明.pdf》资料免费下载
    发表于 09-10 09:57 ?0次下载
    AM62x(AMC)<b class='flag-5'>PCB</b>设计逃逸<b class='flag-5'>布线</b>应用说明

    AM62Px PCB设计迂回布线

    电子发烧友网站提供《AM62Px PCB设计迂回布线.pdf》资料免费下载
    发表于 08-29 10:08 ?0次下载
    AM62Px <b class='flag-5'>PCB</b>设计迂回<b class='flag-5'>布线</b>

    AM62x SiP PCB设计迂回布线

    电子发烧友网站提供《AM62x SiP PCB设计迂回布线.pdf》资料免费下载
    发表于 08-29 09:46 ?0次下载
    AM62x SiP <b class='flag-5'>PCB</b>设计迂回<b class='flag-5'>布线</b>